
Add to Cart
Paquete de 32 bits 100-LQFP del Solo-corazón 100MHz de IC C2000™ C28x del microcontrolador de punto fijo automotriz de TMS320F2808PZA C28x
Situación del producto
|
Activo
|
|
Procesador de la base
|
C28x
|
|
Tamaño de base
|
||
Velocidad
|
100MHz
|
|
Conectividad
|
CANbus, ² C, SCI, SPI, UART/USART de I
|
|
Periférico
|
POR, PWM, WDT
|
|
Número de entrada-salida
|
35
|
|
Tamaño de la memoria del programa
|
||
Tipo de la memoria del programa
|
FLASH
|
|
Tamaño de EEPROM
|
-
|
|
RAM Size
|
18K x 16
|
|
Voltaje - fuente (Vcc/Vdd)
|
1.71V ~ 1.89V
|
|
Convertidores de datos
|
A/D 16x12b
|
|
Tipo del oscilador
|
Interno
|
|
Temperatura de funcionamiento
|
-40°C ~ 85°C (TA)
|
|
Montaje del tipo
|
Soporte superficial
|
|
Paquete/caso
|
100-LQFP
|
|
Paquete del dispositivo del proveedor
|
100-LQFP (14x14)
|
Características
• Tecnología estática de alto rendimiento del Cmos
– 100 megaciclos (duración de ciclo 10-ns)
– 60 megaciclos (duración de ciclo 16.67-ns)
– (1.8-V base, entrada-salida 3.3-V) diseño de baja potencia
• Ayuda de la exploración del límite de JTAG
– Prueba del estándar del estándar 1149.1-1990 de IEEE
Puerto de acceso y arquitectura de la exploración del límite
• CPU de 32 bits de alto rendimiento (TMS320C28x)
– operaciones del × 32 MAC de 16 × 16 y 32
– 16 × 16 MAC dual
– Arquitectura del autobús de Harvard
– Operaciones atómicas
– Respuesta y proceso rápidos de la interrupción
– Modelo de programación unificado de la memoria
– Código-eficiente (en C/C++ y asamblea)
• memoria del En-microprocesador
– F2809: 128K flash del × 16, 18K × 16 SARAM
F2808: 64K flash del × 16, 18K × 16 SARAM
F2806: 32K flash del × 16, 10K × 16 SARAM
F2802: 32K flash del × 16, 6K × 16 SARAM
F2801: 16K flash del × 16, 6K × 16 SARAM
F2801x: 16K flash del × 16, 6K × 16 SARAM
– 1K ROM del × 16 OTP (dispositivos de destello únicos)
– C2802: 32K ROM del × 16, 6K × 16 SARAM
C2801: 16K ROM del × 16, 6K × 16 SARAM
• ROM de la bota (4K × 16)
– Con modos de la bota del software (vía SCI, SPI, PUEDE,
I2C, y entrada-salida paralela)
– Tablas estándar de la matemáticas
• Control del reloj y de sistema
– oscilador del En-microprocesador
– Módulo del reloj de vigilancia
• Cualquier perno de GPIO A se puede conectar con uno de
tres interrupciones externas de la base
• Bloque periférico de la extensión de la interrupción (EMPANADA) eso
apoya las 43 interrupciones periféricas
• Endianness: Poco endian
• 128 llaves mordidas/cerradura de la seguridad
– Protege los bloques flash/OTP/L0/L1
– Previene la ingeniería inversa del firmware