Add to Cart
Frecuencia programable 208MHz del sistema del paquete 100-TQFP del alto rendimiento CPLD del chip CI de XC95144XL-10TQG100C
|
Tpd del tiempo de retraso (1) máximo
|
10 ns
|
|
|
Fuente del voltaje - interna
|
3V ~ 3.6V
|
|
|
Número de elementos de lógica/de bloques
|
8
|
|
|
Número de Macrocells
|
144
|
|
|
Número de puertas
|
3200
|
|
|
Número de entrada-salida
|
81
|
|
|
Temperatura de funcionamiento
|
0°C ~ 70°C (TA)
|
|
|
Montaje del tipo
|
Soporte superficial
|
|
|
Paquete/caso
|
100-LQFP
|
|
|
Paquete del dispositivo del proveedor
|
100-TQFP (14x14)
|
Características:
• 5 retrasos de la lógica del perno-a-perno del ns
• Frecuencia del sistema hasta 178 megaciclos
• 144 macrocells con 3.200 puertas usables
• Disponible en pequeños paquetes de la huella
- 100-pin TQFP (81 pernos de la entrada-salida del usuario)
- 144-pin TQFP (117 pernos de la entrada-salida del usuario)
- 144-CSP (117 pernos de la entrada-salida del usuario)
- disponible Pb-libre para todos los paquetes
• Optimizado para los sistemas de alto rendimiento 3.3V
- Operación de la energía baja
- los pernos tolerantes de la entrada-salida 5V aceptan las señales 5V, 3.3V, y 2.5V
- capacidad de la salida 3.3V o 2.5V
- Tecnología rápida avanzada del tamaño de característica de 0,35 micrones Cmos FLASH™
• Características de sistema avanzadas
- En-sistema programable
- Perno-fijación y routability superiores con la matriz de interruptor rápida de CONNECT™ II
- 54 bloques anchos adicionales de la función de entrada
- Hasta 90 producto-términos por macrocell con la asignación individual del producto-término
- Inversión del reloj local con tres relojes globales y de un producto-término
- La salida individual permite por el perno de la salida con la inversión local
- Histéresis entrada en todas las entradas del perno del usuario y de la límite-exploración
- conjunto de circuitos del Autobús-control en todas las entradas del perno del usuario
- Límite-exploración completa del estándar 1149,1 de IEEE (JTAG)
• Programación concurrente rápida
• Control de tarifa de ciénaga en salidas individuales
• Rasgos de seguridad aumentados de los datos
• Calidad y confiabilidad excelentes
- Resistencia que excede 10.000 ciclos del programa/del borrado
- retención de 20 datos del año
- Protección del ESD que excede 2,000V
• Pin-compatible con el dispositivo de 5V-core XC95144 en 100 el paquete del perno TQFP
ADVERTENCIA: Gama de temperaturas programada de
TA = 0° C a +70° C
Descripción:
El XC95144XL es un 3.3V CPLD apuntado para los usos de alto rendimiento, de baja tensión en comunicaciones marginales y los sistemas de cálculo. Se comprende de ocho
bloques de la función 54V18, proveyendo de 3.200 puertas usables
retrasos de propagación de 5 ns.
