
Add to Cart
Chip CI programable 10M04SCE144C8G
Arsenal de puerta programable del campo (FPGA) IC 101 193536 4000 paquete 144-LQFP
Número de laboratorios/CLBs
|
250
|
|
Número de elementos de lógica/de células
|
4000
|
|
RAM Bits total
|
193536
|
|
Número de entrada-salida
|
101
|
|
Voltaje - fuente
|
2.85V ~ 3.465V
|
|
Montaje del tipo
|
||
Temperatura de funcionamiento
|
0°C ~ 85°C (TJ)
|
|
Paquete/caso
|
||
Paquete del dispositivo del proveedor
|
144-EQFP (20x20)
|
Intel Stratix 10 dispositivos de TX
Además de entregar más de 8 Tbps del ancho de banda del transmisor-receptor en un solo paquete,
Intel Stratix 10 dispositivos de TX ofrece funcionamiento de la tela de la base de hasta 1 gigahertz y lo contiene para arriba
a 2,8 millones de LEs en una tela monolítica. También ofrecen los fines generales hasta 144
memoria externa de los transmisores-receptores en las tejas separadas del transmisor-receptor, y 2666 de Mbps DDR4
funcionamiento del interfaz. Los transmisores-receptores bimodales son capaces de tarifas de datos hasta
57,8 Gbps PAM4/28,9 Gbps NRZ para el alcance corto y la conducción de la placa madre
usos. Los dispositivos selectos contienen un sistema de procesador duro integrado (HPS) basado
en una uso-clase 64 quad-cores mordidos brazo Cortex-A53, corriendo a las tarifas de reloj hasta
1,5 gigahertz.
Estos dispositivos se optimizan para los usos de FPGA que requieren el transmisor-receptor más alto
ancho de banda, y el funcionamiento más alto de la tela de la base, con la eficacia de poder de
Tecnología de proceso de la tri puerta de los 14 nanómetro de Intel.
1. descripción del dispositivo de Intel® Stratix® 10 TX
683717 | 2022.08.18
La descripción del dispositivo de Intel® Stratix® 10 TX envía la reacción
La tela monolítica de alto rendimiento de FPGA se basa en la nueva base de Intel Hyperflex
arquitectura que incluye los Híper-registros adicionales por todas partes en
encaminamiento de la interconexión y en las entradas de todos los bloques funcionales. La tela de la base también
contiene un arsenal de lógica aumentado que utiliza el módulo de la lógica adaptante de Intel (ALM) y a
sistema rico de unidades de creación del alto rendimiento incluyendo:
• bloques de memoria integrados del eSRAM (47,25 Mbit) (disponibles en dispositivos selectos)
• Bloques de memoria integrados de M20K (Kb 20)
• Bloques de la precisión variable DSP con IEEE 754 flotantes duros obedientes
• Síntesis y número entero fraccionarios PLLs
• Reguladores duros de la memoria y PHY para los interfaces externos de la memoria
• Células de fines generales del IO