
Add to Cart
Chip CI del circuito integrado de SN65LVDS048APWR
LÍNEA DIFERENCIADA RECEPTOR Package16-TSSOP del PATIO de LVDS
Situación del producto
|
Activo
|
|
Tipo
|
Receptor
|
|
Protocolo
|
LVDS
|
|
Número de conductores/de receptores
|
0/4
|
|
Duplex
|
-
|
|
Tarifa de datos
|
400Mbps
|
|
Voltaje - fuente
|
3V ~ 3.6V
|
|
Temperatura de funcionamiento
|
-40°C ~ 85°C
|
|
Montaje del tipo
|
Soporte superficial
|
|
Paquete/caso
|
16-TSSOP (0,173", anchura de 4.40m m)
|
|
Paquete del dispositivo del proveedor
|
16-TSSOP
|
Características
• >400 Mbps (200 megaciclos) que señala tarifas
• Atraviese Pinout simplifica la disposición del PWB
• posición oblicua de canal a canal de 50 picosegundos (tipo)
• posición oblicua diferenciada de 200 picosegundos (tipo)
• Tiempos de retraso de propagación 2,7 ns (tipo)
• diseño de la fuente de alimentación 3.3-V
• La alta impedancia LVDS entra en poder abajo
• Disipación de baja potencia (40 mW en los parásitos atmosféricos de 3,3 V)
• Acepta pequeños niveles de señal diferenciada del oscilación (350 milivoltio)
• Apoya la entrada abierta, corta, y terminada a prueba de averías
• Gama de temperaturas industrial de funcionamiento (– 40°C a 85°C)
• Se ajusta al estándar de TIA/EIA-644 LVDS
• Disponible en paquetes de SOIC y de TSSOP
• Pin-compatible con DS90LV048A de nacional