
Add to Cart
Ficha técnica: AD5063BRMZ
Categoría | Convertidores de digital a analógico (DAC) |
Mfr | Analog Devices Inc. |
Serie | nanoDAC |
Paquete | Tubo |
Situación del producto | Activo |
Número de pedazos | 16 |
Número de convertidores de D/A | 1 |
Tiempo de corrección | 4µs (tipo) |
Tipo de la salida | Voltaje - inseparado |
Salida diferenciada | No |
Interfaz de los datos | SPI, DSP |
Tipo de referencia | Externo |
Voltaje - fuente, análogo | 2.7V ~ 5.5V |
Voltaje - fuente, Digital | 2.7V ~ 5.5V |
INL/DNL (LSB) | ±0.5, ±0.5 |
Arquitectura | R-2R |
Temperatura de funcionamiento | -40°C ~°C 85 |
Paquete/caso | 10-TFSOP, 10-MSOP (0,118", anchura de 3.00m m) |
Paquete del dispositivo del proveedor | 10-MSOP |
Montaje del tipo | Soporte superficial |
Número bajo del producto | AD5063 |
DESCRIPCIÓN GENERAL
El AD5063, miembro de Analog Device Inc., familia del nanoDAC™, es una energía baja, la sola voltaje-salida de 16 bits, inseparada DAC que actúa desde solo 2,7 una fuente de V a de 5 V. El dispositivo ofrece una especificación relativa de la exactitud de ±1 LSB, y la operación es monotónica garantizado con una especificación de ±1 LSB DNL. El AD5063 viene con los resistores a bordo en 10 un avance MSOP, permitiendo que las señales bipolares sean generadas con un amplificador de la salida. El dispositivo utiliza una interfaz en serie versátil de 3 alambres que actúe a las tarifas de reloj hasta 30 megaciclos y que sea compatible con los estándares de interfaz estándar de SPI®, de QSPI™, de MICROWIRE™, y de DSP. La referencia para el AD5063 se suministra de un perno externo de VREF. Un almacenador intermediario de la referencia es en-microprocesador también proporcionado. El dispositivo incorpora a poder-en el circuito del reset que se asegura que ocurran los poderes de la salida de DAC hasta midscale y restos allí hasta un válido escriban al dispositivo. El dispositivo contiene una característica del poder-abajo que reduzca el consumo actual del dispositivo a nA típicamente 300 en 5 V y proporciona cargas softwareselectable de la salida mientras que en modo del poder-abajo. El dispositivo se pone en modo del poder-abajo vía la interfaz en serie. El error sin ajustar total para el dispositivo es <1 mV="">
CARACTERÍSTICAS
Solo DAC de 16 bits, 1 LSB INL Poder-en reset a monotónico garantizada midscale por la interfaz en serie de la energía baja de las funciones del poder-abajo del diseño 3 con la ventaja Schmitt-accionada MSOP, tiempo de las entradas 10 de corrección rápido de la energía baja de los µs 1 interferencia baja de la fuente de alimentación (modelo AD5063-1) de 2,7 V máximos a de 5,5 V en el voltaje inseparado de ciclo inicial capaz de conducir la instalación de la interrupción de la SINCRONIZACIÓN de la carga de 60 kΩ
Imagen de los datos: