
Add to Cart
El SDR-LW 2974 es un dispositivo autónomo de alto rendimiento integrado SDR, que consta de un procesador incorporado, FPGA y RF Front-end.
La banda de frecuencia de operación oscila entre 10 MHz y 6 GHz, el ancho de banda máximo es de 160 MHz.
Tiene interfaces alternativas de alta velocidad multipules ((PCIe, Gigabit Ethernet y 10 Gigabit Ethernet), así como una Kintex-7 FPGA programable por el usuario, rica en recursos.
Al igual que todos los demás dispositivos USRP, este producto adopta un controlador UHD de código abierto multiplataforma, que admite la mayoría de las aplicaciones y marcos SDR, como GNU Radio.
El SDR-LW 2974 es un prototipo ideal para la construcción de una serie de aplicaciones de investigación avanzadas, incluida la simulación independiente de dispositivos LTE o 802.11, el desarrollo de algoritmos de control de acceso medio (MAC),Sistema de entrada múltiple y salida múltiple (MIMO), red heterogénea, transmisión LTE, muestreo por compresión de RF, teledetección espectral, formación de haces de radio cognitivos y búsqueda de dirección.
Como núcleo de procesamiento digital de SDR-LW 2974, Xilinx Kintex-7 410T proporciona conexión directa de alta velocidad de todos los componentes principales, incluido el front-end de RF, la interfaz de host y la memoria DDR3.El FPGA predeterminado proporciona todos los módulos UHD para la conversión digital hacia abajo y la conversión digital hacia arriba, ajuste de frecuencia fina, y algunas otras funciones DSP.Los usuarios pueden aprovechar el abundante espacio libre FPGA y el marco de desarrollo de USRP para desarrollar e implementar sus propios módulos de procesamiento DSP.
Procesador i7, con sistema operativo NI Linux en tiempo real |
Interfaz JTAG |
El PCIe Gen x4Interfaz | |
500 GB de SSD, 16 GB de memoria |
2 de USB 3.0Interfaz,2 de USB 2.0Interfaz |
Rango de frecuencia de funcionamiento de 10 MHz a 6 GHz |
doble FPS+puerto |
Hasta 160M de ancho de banda instantáneo por canal |
Bulid-in Xilinx Kintex-7 FPGA también incluido |
2RTX soportado |
Se admite la referencia de reloj externo y el PPS |
Marco de desarrollo de la RFNoC FPGA |
Se admite GNU Radio |
Indice de RF