Wuhan Tabebuia Technology Co., Ltd.

Proveedor líder de equipos y soluciones de software de radio en China desde 2012

Manufacturer from China
Evaluación de proveedor
4 Años
Casa / Productos / SDR integrado /

Tableros de hija definidos software integrados FPGA del RF de la radio de USRP 2942 40MHz

Contacta
Wuhan Tabebuia Technology Co., Ltd.
Visita el sitio web
Ciudad:wuhan
País/Región:china
Persona de contacto:MrChen
Contacta

Tableros de hija definidos software integrados FPGA del RF de la radio de USRP 2942 40MHz

Preguntar último precio
Number modelo :USRP-LW 2942
Lugar del origen :China
Cantidad de orden mínima :1 pedazo
Condiciones de pago :T/T
Detalles de empaquetado :Caja de papel \ cartón de papel
Plazo de expedición :Mercancías del punto o 30 días
Capacidad de la fuente :1 pedazo
Ancho de banda :40 megaciclos
Gama de frecuencia :400MHz-4.4GHz
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

Plataforma de radio definida software universal, USRP-LW 2942, 40MHz

 

El USRP-LW 2942 es una plataforma software-definida de alto rendimiento, escalable de la radio (SDR) para los sistemas de comunicación inalámbricos de diseño y que despliegan de la siguiente generación. Consiste en un USRP-LW X310 y dos tableros de hija de SBX-LW 40MHz RF

 

La arquitectura de hardware de USRP-LW 2942 combina dos ranuras ampliadas del tablero de hija del ancho de banda con un ancho de banda de los hasta 40M del megaciclo a 2,2 gigahertz. Y ofrece interfaces de alta velocidad múltiples para elegir de (los puertos de PCIe, de Gigabit/10 Gigabit Ethernet), así como un Kintex-7 rico en recursos, usuario-programable FPGA. Además, el USRP-LW 2940 utiliza un conductor abierto de la interplataforma UHD de la fuente, con un gran número de marcos del desarrollo, de arquitecturas compatibles de la referencia, y de proyectos abiertos de la fuente.

 

Como la base de proceso digital del USRP-LW 2942 el XC7K410T FPGA proporciona conectividad de alta velocidad entre todos los componentes importantes. Incluye la parte frontal del RF, el interfaz del anfitrión, y la memoria DDR3. El defecto FPGA proporciona todo UHDs para controlar el downconversion digital y upconversion digital, frecuencia fina que adapta, y algunos otros bloques de la función de DSP. Los usuarios pueden aprovecharse del espacio de repuesto del Kintex-7 rico en recursos FPGA, más el marco del desarrollo de RFNoC apoyado por USRP, para desarrollar y para ejecutar su propio DSP que procesa los módulos.

El equipo del equipo de USRP-LW 2942 incluye: una unidad principal de USRP-LW 2942, cable del gigabit, adaptador del gigabit de SFP+, adaptador, cable de USB2.0 JTAG, raíz del cable 4 del RF del conector de SMA.
 

TheUSRP-LW 2942 ofrece una variedad de interfaces de alta velocidad para elegir de. En el panel del dispositivo, el puerto de Gigabit Ethernet es una de las maneras más simples y más de uso general de conectar. Para los usos con ancho de banda extendido y estado latente bajo, tal como estudios de PHY/MAC, el X310 proporciona un interfaz de autobús eficiente PCIe x4 para esta operación determinista. Cuando el uso utiliza la grabación o el multi-nodo de la red que procesa, el puerto de 10 gigabites es la mejor opción.

 

El USRP-LW 2942 incluye muchas características adicionales que ayuden a algunos otros usos inalámbricos. Por ejemplo, en el diseño de FPGA, el 1GB DDR3 en la placa madre se puede utilizar como proteger de datos y almacenamiento de datos. El GPSDO interno opcional proporciona referencia de alta precisión de la frecuencia cuando está sincronizado al sistema de GPS con un retraso de la sincronización menos que 50ns. Permite que el usuario controle componentes externos tales como amplificadores e interruptores a través del interfaz de GPIO, entradas de la ayuda tales como disparadores del acontecimiento, y lo observa eliminan errores de señales. El USRP-LW 2940 también incluye un adaptador interno de JTAG que permita que los promotores carguen y que eliminen errores fácilmente de las nuevas imágenes de FPGA.

 

 

 

Carro de la investigación 0