Add to Cart
Almacenamiento de datos de la memoria de AS4C32M16SC-7 TIN Dynamic Random Access Memory C8051F350-GQ AD7276BRMZ
Características
•Tarifa de reloj rápida: 133 megaciclos
• Registros de modo programables - CAS Latency: 1 o 2 o 3 - BurstLength: 1,2,4,8, o a toda plana - tipo estallado: Sequentialor interpoló
• El auto restaura y el uno mismo restaura
• 8192 restauran cycles/64ms (7,8 µs) T≦85°C
• Del poder modo abajo
• Sola fuente de alimentación de +3.3V±0.3V
• Gama de temperaturas de funcionamiento: - Industrial: TA = -40~85°C
• Interfaz: LVTTL
• - El Pb libre y síncrono libre del halógeno completamente a los bancos positivos del borde de reloj cuatro controlados por la explosión múltiple BA0 y BA1 leyeron con solo escriben la máscara automática y controlada de la operación de la precarga del comando de los datos para la máscara de lectura/grabación de los datos del control (x8, x16, x32) para la dirección de columna al azar del control del byte (x16, x32) cada CLK (regla 1-N) disponible en 86/54 paquete plástico del Pin 400 milipulgada TSOP II, TSOPII-54 (x8, x16) TSOPII-86 (x32)
Descripción
Los AS4C16M32SC-7TIN, los AS4C32M16SC-7TIN y los AS4C64M8SC-7TIN son cuatro copitas síncronas del banco organizadas como 4 bancos x 4MBit x32, 4 bancos x 8Mbit los bancos x de x 16 y 4 16MBit x 8MBit x 8 respectivamente. Estos dispositivos síncronos alcanzan las tasas de transferencia de alta velocidad de los datos para los estados latentes de CAS empleando una arquitectura de microprocesador que los pedazos múltiples de los prefetches y entonces sincronicen los datos de salida a un reloj de sistema.
El dispositivo se diseña para cumplir con todos los estándares industriales fijados para los productos síncronos de la COPITA, eléctricamente y mecánicamente. Todo el control, dirección, entrada de datos y circuitos de salida se sincronizan con el borde positivo externamente suministraron el reloj
Está actuando los cuatro bancos de memoria en una moda de la interpolación permite que la operación de acceso aleatorio ocurra a una tarifa más alta que posible con copitas estándar. Una tarifa de datos secuencial y gapless es posible dependiendo de longitud, del estado latente de CAS y del grado estallados de la velocidad del dispositivo.
El auto restaura (CBR) y se apoya el uno mismo restaura la operación. Estos dispositivos actúan con una sola 3,3 fuente de alimentación del ± 0,3 V de V. Todos los componentes 512-Mbit están disponibles en paquetes de TSOPII- [86/54].
Categoría de producto: | COPITA |
SDRAM | |
SMD/SMT | |
TSOP-54 | |
pedazo 16 | |
32 M x 16 | |
512 Mbit | |
133 megaciclos | |
17 ns | |
3,6 V | |
3 V | |
60 mA | |
- 40 C | |
+ 85 C | |
AS4C32M16SC | |
Bandeja | |
Marca: | Memoria de Alliance |
Humedad sensible: | Sí |
Tipo de producto: | COPITA |
Cantidad del paquete de la fábrica: | 108 |
Subcategoría: | Almacenamiento de la memoria y de datos |