Add to Cart
Almacenamiento de datos de la COPITA DDR2 2G 128MX16 FBGA de MT47H128M16RT-25 E-C Original
Características
• VDD = 1.8V ±0.1V, VDDQ = 1.8V ±0.1V
• entrada-salida JEDEC-estándar 1.8V (SSTL_18-compatible)
• Opción diferenciada del estroboscópico de los datos (DQS, DQS#)
• arquitectura del prefetch 4n-bit
• Opción duplicado del estroboscópico de la salida (RDQS) para x8
• DLL para alinear transiciones de DQ y de DQS con las CK
• 8 bancos internos para la operación concurrente
• Estado latente programable de CAS (CL)
• Estado latente aditivo fijado de CAS (AL)
• ESCRIBA el estado latente = el estado latente LEÍDO - 1 t CK
• Longitudes estalladas programables: 4 o 8
• Fuerza ajustable de la impulsión de la dato-salida
• 64ms, ciclo 8192 restaurar
• terminación del En-dado (ODT)
• Opción industrial de la temperatura (las TIC)
• RoHS-obediente
• Especificación de la inquietud del reloj de las ayudas JEDEC
COPITA | |
RoHS: | Detalles |
SDRAM - DDR2 | |
SMD/SMT | |
FBGA-84 | |
pedazo 16 | |
128 M x 16 | |
2 Gbit | |
800 megaciclos | |
400 picosegundos | |
1,9 V | |
1,7 V | |
105 mA | |
0 C | |
+ 85 C | |
MT47H | |
Bandeja | |
Marca: | Original en existencia |
Humedad sensible: | Sí |
Tipo de producto: | COPITA |
Cantidad del paquete de la fábrica: | 1260 |
Subcategoría: | Almacenamiento de la memoria y de datos |