

Add to Cart
TMS320F2808PZA Texas Instruments Digital Signal Processors
1.Features
• Tecnología estática de alto rendimiento del Cmos
– 100 megaciclos (duración de ciclo 10-ns)
– 60 megaciclos (duración de ciclo 16.67-ns)
– (1.8-V base, entrada-salida 3.3-V) diseño de baja potencia
• Ayuda de la exploración del límite de JTAG
– Puerto de TestAccess del estándar del estándar 1149.1-1990 de
IEEE y arquitectura de la exploración del límite
• CPU de 32 bits de alto rendimiento (TMS320C28x)
– operaciones del × 32 MAC de 16 × 16 y 32
– 16 × 16 MAC dual
– Operaciones atómicas de la arquitectura del autobús de Harvard
– Respuesta y proceso rápidos de la interrupción
– Modelo de programación unificado de la memoria
– Código-eficiente (en C/C++ y asamblea)
• memoria del En-microprocesador
– F2809: 128K flash del × 16, 18K × 16 SARAMF2808: 64K flash del ×
16, 18K × 16 SARAMF2806: 32K flash del × 16, 10K × 16 SARAMF2802:
32K flash del × 16, 6K × 16 SARAMF2801: 16K flash del × 16, 6K × 16
SARAMF2801x: 16K flash del × 16, 6K × 16 SARAM
– 1K ROM del × 16 OTP (dispositivos de destello únicos)
– C2802: 32K ROM del × 16, 6K × 16 SARAMC2801: 16K ROM del × 16, 6K
× 16 SARAM
• ROM de la bota (4K × 16)
– Con modos de la bota del software (vía SCI, SPI, PUEDE, I2C, y la
entrada-salida paralela)
– Tablas estándar de la matemáticas
• Control del reloj y de sistema
– oscilador del En-microprocesador
– Módulo del reloj de vigilancia
• Cualquier perno de GPIO A se puede conectar con una de
interrupciones externas de la base del thethree
• Thatsupports periféricos del bloque de la extensión de la
interrupción (EMPANADA) las 43 interrupciones periféricas
• Endianness: Poco endian
• 128 llaves mordidas/cerradura de la seguridad
– Protege los bloques flash/OTP/L0/L1
– Previene la ingeniería inversa del firmware
. Tres contadores de tiempo de 32 bits de la CPU
• Periférico aumentados del control
– Hasta 16 salidas de PWM
– Hasta 6 salidas de HRPWM con 150 picosegundos MEPresolution
– Hasta cuatro entradas de la captura
– Hasta dos interfaces del codificador de la cuadratura
– Hasta seis contadores de tiempo de 16 bits de 32 bits/seis
• Periférico del puerto serie
– Hasta 4 módulos de SPI
– Hasta 2 módulos de SCI (UART)
– Hasta 2 módulos de la PODER
– Un autobús del Inter-Integrado-circuito (I2C)
• 12 mordieron ADC, 16 canales
– 2 multiplexor de la entrada del canal del × 8
– Dos de muestreo y retención
– Conversiones solas/simultáneas
– Índice de conversión rápido
: 80 ns - 12,5 MSPS (F2809 únicos)
160 ns 6,25 MSPS (280x)
267 ns - 3,75 MSPS (F2801x)
– Referencia interna o externa
• Hasta 35 individualmente programables, pernos del multiplexedGPIO
con la filtración de la entrada
• El análisis de características de la emulación y el tiempo real
avanzados de las funciones del punto de desempate eliminan errores
vía el hardware
• La ayuda del desarrollo incluye control de motor del IDE
SYS/BIOS- Digitaces del ™ de Studio del recopilador/del
ensamblador/de la máquina para hacer chorizos del código del
compositor del ANSI C/C++ y softwarelibraries digitales del poder
• Modos y ahorros de baja potencia del poder
– OCIOSO, ESPERA, los modos del ALTO apoyaron
– Inhabilite los relojes periféricos individuales
• Opciones del paquete
– Flatpack fino del patio (PZ)
– Microstar BGA™ (GGM, ZGM)
• Opciones de la temperatura
– A: – 40°C a 85°C (PZ, GGM, ZGM)
– S: – 40°C a 125°C (PZ, GGM, ZGM
– Q: – 40°C a 125°C (PZ) (calificación AEC-Q100 para los
automotiveapplications)
2,2 usos
• Impulsión y control del motor
bloque diagrama 3.Functional
4.