

Add to Cart
Frecuencia programable del sistema del paquete 44VQFP del chip CI 3.3V 64 Macrocell CPLD de XCR3064XL-10VQG44I de 192 megaciclos
Tpd del tiempo de retraso (1) máximo | 9,1 ns | |
Fuente del voltaje - interna | 2.7V ~ 3.6V | |
Número de elementos de lógica/de bloques | 4 | |
Número de Macrocells | 64 | |
Número de puertas | 1500 | |
Número de entrada-salida | 36 | |
Temperatura de funcionamiento | -40°C ~ 85°C (TA) | |
Montaje del tipo | Soporte superficial | |
Paquete/caso | 44-TQFP | |
Paquete del dispositivo del proveedor | 44-VQFP (10x10) |
XCR3064XL-10VQG44I ofrece:
• Macrocell CPLD de la energía baja 3.3V 64
• 5,5 retrasos de la lógica del perno-a-perno del ns
• Frecuencias del sistema hasta 192 megaciclos
• 64 macrocells con 1.500 puertas usables
• Disponible en pequeños paquetes de la huella
- 44-pin VQFP (36 pernos de la entrada-salida del usuario)
- 48-ball CS BGA (40 pernos de la entrada-salida del usuario)
- 56-ball CP BGA (48 pernos de la entrada-salida del usuario)
- 100-pin VQFP (68 pernos de la entrada-salida del usuario)
• Optimizado para los sistemas 3.3V
- Operación ultrabaja del poder
- Corriente típica del recurso seguro del μA 17 en 25°C
- pernos tolerantes de la entrada-salida 5V con la fuente de la
base 3.3V
- 0,35 micrones avanzado cinco proceso del metal EEPROM de la capa
- Tecnología de diseño rápida del poder cero Cmos
- salidas compatibles de la especificación eléctrica del PCI 3.3V
(ningún diodo interno de la abrazadera en cualquier entrada o
entrada-salida, ninguna capacitancia mínima de la entrada de reloj)
• Características de sistema avanzadas
- programación del En-sistema
- Registros entrados
- Modelo que mide el tiempo fiable
- Hasta 23 relojes disponibles por bloque de la función
- Retención excelente del perno durante cambios de diseño
- Límite-exploración completa del estándar 1149,1 de IEEE (JTAG)
- Cuatro relojes globales
- Ocho términos del control de término del producto por bloque de
la función
• Tiempos programados rápidos de la ISP
• El puerto permite el perno para la función dual de los pernos de
la ISP de JTAG
• 2.7V al voltaje de fuente 3.6V en la gama de temperaturas
industrial
• Control de tarifa de ciénaga programable por macrocell
Descripción:
El dispositivo de CoolRunner™ XPLA3 XCR3064XL es un 3.3V, 64
macrocell CPLD apuntado en los diseños sensibles del poder
eso requiere soluciones programables delanteras de la lógica del
borde. Un total de bloques de cuatro funciones proporcionan 1.500
puertas usables. los retrasos de propagación del Pin-a-perno son
tan rápidos como 5,5 ns con una frecuencia máxima del sistema de
192 megaciclos.