
Add to Cart
Paquete programable 64VQFP del alto rendimiento 3.3V CPLD del chip CI de XC9572XL-10VQG64I
Tpd del tiempo de retraso (1) máximo | 10 ns | |
Fuente del voltaje - interna | 3V ~ 3.6V | |
Número de elementos de lógica/de bloques | 4 | |
Número de Macrocells | 72 | |
Número de puertas | 1600 | |
Número de entrada-salida | 52 | |
Temperatura de funcionamiento | -40°C ~ 85°C (TA) | |
Montaje del tipo | Soporte superficial | |
Paquete/caso | 64-TQFP | |
Paquete del dispositivo del proveedor | 64-VQFP (10x10) |
Características:
• 5 retrasos de la lógica del perno-a-perno del ns
• Frecuencia del sistema hasta 178 megaciclos
• 72 macrocells con 1.600 puertas usables
• Disponible en pequeños paquetes de la huella
- 44-pin PLCC (34 pernos de la entrada-salida del usuario)
- 44-pin VQFP (34 pernos de la entrada-salida del usuario)
- 48-pin CSP (38 pernos de la entrada-salida del usuario)
- 64-pin VQFP (52 pernos de la entrada-salida del usuario)
- 100-pin TQFP (72 pernos de la entrada-salida del usuario)
- disponible Pb-libre para todos los paquetes
• Optimizado para los sistemas de alto rendimiento 3.3V
- Operación de la energía baja
- los pernos tolerantes de la entrada-salida 5V aceptan 5V, 3.3V, y
2.5V
señales
- capacidad de la salida 3.3V o 2.5V
- Tamaño de característica avanzado de 0,35 micrones Cmos
Tecnología rápida de FLASH™
• Características de sistema avanzadas
- En-sistema programable
- Perno-fijación y routability superiores con
Matriz de interruptor rápida de CONNECT™ II
- 54 bloques anchos adicionales de la función de entrada
- Hasta 90 producto-términos por macrocell con
asignación individual del producto-término
- Inversión del reloj local con tres globales y uno
relojes del producto-término
- La salida individual permite por el perno de la salida
- Histéresis entrada en todo el usuario y perno de la
límite-exploración
entradas
- conjunto de circuitos del Autobús-control en todas las entradas
del perno del usuario
- Límite-exploración completa del estándar 1149,1 de IEEE (JTAG)
• Programación concurrente rápida
• Control de tarifa de ciénaga en salidas individuales
• Rasgos de seguridad aumentados de los datos
• Calidad y confiabilidad excelentes
- Resistencia que excede 10.000 programas/borrado
ciclos
- retención de 20 datos del año
- Protección del ESD que excede 2,000V
• Pin-compatible con el dispositivo de 5V-core XC9572 en
paquete de 44-pin PLCC y 100 el paquete del perno TQFP
ADVERTENCIA: Gama de temperaturas programada de
TA = 0° C a +70° C
Descripción:
El XC9572XL es un 3.3V CPLD apuntado para los usos de alto
rendimiento, de baja tensión en comunicaciones marginales y los
sistemas de cálculo.