Descripción general
Los dispositivos flash Micron NAND incluyen una interfaz de datos
asincrónica para operaciones de E/S de alto rendimiento.Hay cinco
señales de control utilizadas para implementar la interfaz de datos
asyn chronous: CE#, CLE, ALE, WE# y RE#. Las señales adicionales
controlan la protección de escritura del hardware (WP#) y
monitorean el estado del dispositivo (R/B#).
Características
• Interfaz NAND Flash abierta (ONFI) compatible con el punto 2.2
• Tecnología de células de múltiples niveles (MLC)
• Organizaciones
️ Tamaño de página x8: 8640 bytes (8192 + 448 bytes)
️ Tamaño del bloque: 256 páginas (2048K + 112K bytes)
Tamaño del avión: 2 aviones x 2048 bloques por avión
¢ Tamaño del dispositivo: 64 GB: 4096 bloques;
128 GB: 8192 bloques;
256 GB: 16 384 bloques;
512Gb: 32 786 bloques
• Rendimiento de E/S sincrónico
¢ Hasta el modo de sincronización 5
La velocidad del reloj: 10ns (DDR)
¢ Rendimiento de lectura/escritura por pin: 200 MT/s
• Rendimiento de E/S asíncrono
¢ Hasta el modo de sincronización asíncrona 5
¿Qué quieres decir?
TRC/tWC: 20ns (MIN)
• Rendimiento de la matriz
¢ Lectura de la página: 50 μs (MAX)
Página del programa: 1300 μs (TYP)
Bloqueo de borrado: 3 ms (TYP)
• Rango de tensión de funcionamiento
VCC: 2.7V 3.6V
VCCQ: 1,7 V1,95 V, 2,7 V3,6 V
• Conjunto de comandos: Protocolo ONFI NAND Flash
• Conjunto de comandos avanzados
El caché del programa
Leer secuencialmente la caché
Leer la caché al azar
¢ Modo programable de una sola vez (OTP)
Comando de varios planos
Las operaciones con múltiples LUN
Leer el identificador único
– Copyback
• El primer bloque (dirección del bloque 00h) es válido cuando se
envía
Para el ECC mínimo requerido, véase
Gestión de errores (página 109).
• Se requiere RESET (FFh) como primer comando después del encendido
En el
• El byte de estado de operación proporciona un método de software
para
Detección
¢ Finalización de la operación
Condición de aprobación o de rechazo
El estado de protección de escritura
• Las señales de estroboscopo de datos (DQS) proporcionan un método
de hardware
para la sincronización de datos DQ en el sistema sincrónico
Interfaz
• Operaciones de copia de seguridad soportadas dentro del avión
de la que se leen los datos
• Calidad y fiabilidad
¢ Conservación de los datos: 10 años
¢ Durabilidad: 5000 ciclos de programación/borrado
• Temperatura de funcionamiento:
️ Comercial: de 0°C a +70°C
Industriales (IT): de 40 oC a + 85 oC
• Paquete
¢ LGA de 52 almohadillas
¢ TEP de 48 pines
– 100-ball BGA