48PLLs Puerta de campo programable matriz 0.95V Chip lógico programable GW2A-LV18MG196C8/I7

Payment Terms:T/T, Western Union
Número de modelo:GW2A-LV18MG196C8/I7
Lugar de origen:CN
Cantidad mínima de pedido:5
Capacidad de suministro:1000
Tiempo de entrega:5-8day
Contacta

Add to Cart

Evaluación de proveedor
Shenzhen China
Dirección: Sala E, piso 22, bloque B, edificio Duhui 100, subdistrito de Huaqiangbei, distrito de Futian, ciudad de Shenzhen
Proveedor Último login veces: Dentro de 42 Horas
Detalles del producto Perfil de la compañía
Detalles del producto
FPGA - Matriz de Puertas Programable en Campo Chip de Lógica Programable GW2A-LV18MG196C8/I7
Especificaciones Clave
AtributoValor
(LUT4)20,736
(FF)15,552
SSRAM (bits)40K
BSRAM828K
(Multiplicador 18x18)46
(PLLs)48
Banco de E/S8
GPIO384
Descripción General del Producto

Los productos FPGA de la serie GW2A/GW2AR ofrecen soluciones de lógica programable con características completas que incluyen:

  • Arquitectura de lógica programable de alta densidad
  • Opciones de configuración flexibles
  • Gestión avanzada del reloj con PLLs
  • Soporte de múltiples bancos de E/S
Gestión de energía

Los productos FPGA de la serie GW2A/GW2AR requieren múltiples tipos de voltaje:

  • Voltaje del núcleo (VCC)
  • Voltaje del PLL (VCCPLL)
  • Voltaje auxiliar (VCCX)
  • Voltaje del banco (VCCIO)
¡Importante! VCCX es una fuente de alimentación auxiliar necesaria para el correcto funcionamiento de los circuitos de E/S, OSC y BSRAM. Si falta VCCX, el chip no funcionará correctamente.
Condiciones de Funcionamiento Recomendadas
NombreDescripciónMín.Máx.
VCCVoltaje de la fuente de alimentación0.95V1.05V
VCCPLLAlimentación del PLL0.95V1.05V
VCCOAlimentación del banco de E/S1.14V3.465V
VCCXAuxiliar de alimentación3.135V3.465V
Opciones de Configuración

El FPGA admite múltiples métodos de configuración:

Descarga JTAG

Se utiliza para descargar datos de flujo de bits a la SRAM del FPGA, flash en el chip o memoria flash externa.

Descarga MSPI

Como dispositivo maestro, el modo de configuración MSPI lee automáticamente los datos de configuración de la memoria flash externa y los envía a la SRAM del FPGA.

Gestión del Reloj

El dispositivo cuenta con capacidades completas de gestión del reloj:

  • Pines de reloj global GCLK distribuidos en cuatro cuadrantes
  • Ocho redes GCLK por cuadrante
  • Soporte PLL para ajuste de frecuencia, fase y ciclo de trabajo
Señalización Diferencial

El dispositivo admite funciones LVDS (Señalización Diferencial de Bajo Voltaje):

  • Todos los bancos admiten salida LVDS real
  • BANK0/1 admite una resistencia de entrada diferencial de 100Ω
  • Requiere una resistencia de terminación de 100Ω para la entrada diferencial
Señales de Estado de Configuración
  • RECONFIG_N: Función de reinicio para la programación del FPGA
  • READY: Indica que el FPGA está listo para la configuración
  • DONE: Señala la configuración exitosa del FPGA
Imágenes del Producto
Embalaje y Envío

Embalaje estándar de exportación disponible. Los clientes pueden elegir entre:

  • Cajas de cartón
  • Cajas de madera
  • Palés de madera
Preguntas Frecuentes
¿Cómo obtener información sobre precios?

Normalmente proporcionamos cotizaciones dentro de las 24 horas posteriores a la recepción de su consulta (excluyendo fines de semana y festivos). Para solicitudes urgentes de precios, contáctenos directamente.

¿Cuál es su plazo de entrega?

El plazo de entrega depende de la cantidad del pedido y la temporada. Por lo general, podemos enviar dentro de 7-15 días para pedidos pequeños y alrededor de 30 días para pedidos de gran volumen.

¿Cuáles son sus condiciones de pago?

Precio de fábrica con un depósito del 30%, el saldo del 70% se transferirá antes del envío.

¿Qué métodos de envío están disponibles?

Las opciones disponibles incluyen flete marítimo, flete aéreo o entrega urgente (EMS, UPS, DHL, TNT, FEDEX). Por favor, confirme con nosotros antes de realizar el pedido.

China 48PLLs Puerta de campo programable matriz 0.95V Chip lógico programable GW2A-LV18MG196C8/I7 supplier

48PLLs Puerta de campo programable matriz 0.95V Chip lógico programable GW2A-LV18MG196C8/I7

Carro de la investigación 0