

Add to Cart
Servicio todo en uno de 8 componentes electrónicos mordidos TPIC6595DWR de cobre amarillo de IC del registro de cambio
Componentes electrónicos Texas Instruments /TI TPIC6595DWR de IC
Módulo de ECAD | Símbolo, huella y modelo 3D del PWB |
Fecha de introducción | 1 de octubre de 2008 |
ECCN | EAR99 |
País de origen | Taiwán |
Halógeno libre | Obediente |
EOL Date estimado | 2028 |
Apellido | TPIC6595 |
Situación de la oferta y de la demanda | Limitado |
Amenaza falsa en el mercado libre | los 33 PCT. |
Renombre | Medio |
Número de parte de la fuente del triunfo | 1272013-TPIC6595DWR |
Fabricante Package | 20-SOIC |
Paquete | 20-SOIC (0,295", anchura de 7.50m m) |
Montaje | SMD |
Gama de temperaturas de funcionamiento | -40°C ~ 125°C |
Voltaje de fuente de funcionamiento | 4,5 V ~ 5,5 V |
Función | Serial a ser paralelo a, serial |
Número de pedazos por el elemento | 8 |
Número de elementos | 1 |
Tipo de la lógica | Registro de cambio |
Empaquetado | Carrete - TR |
Fabricante | Texas Instruments |
Categorías | Circuitos integrados (ICs) |
Piezas alternativas (Referencia recíproca) | A6595KLW-T; A6595KLW; A6595KLWTR-T; |
Serie | TPIC |
Tipo de la salida | Dren abierto |
Descripción para el TPIC6595
El TPIC6595 es un registro de cambio de 8 bits del poder monolítico, de alto voltaje, de gran intensidad diseñado para el uso en los sistemas que requieren poder relativamente alto de la carga. El dispositivo contiene una abrazadera de voltaje incorporada en las salidas para la protección transitoria inductiva. Los usos del conductor del poder incluyen las retransmisiones, los solenoides, y otras cargas medio-actuales o de alto voltaje.
Este dispositivo contiene un de 8 bits serial-en, el registro de cambio paralelo-hacia fuera que alimenta un D-tipo de 8 bits registro de almacenamiento. Transferencias de datos a través del cambio y de los registros de almacenamiento en el borde de levantamiento del reloj del cambio-registro (SRCK) y del reloj del registro (RCK) respectivamente. Los datos de las transferencias del registro de almacenamiento al almacenador intermediario de salida cuando el claro del cambio-registro (SRCLR) es alto. Cuando SRCLR es bajo, se despeja el registro de cambio de la entrada. Cuando la salida permite el (G) se sostiene alto, todos los datos en los almacenadores intermediarios de salida se llevan a cabo bajo y todas las salidas del dren están apagadas. Cuando G se lleva a cabo bajo, los datos del registro de almacenamiento son transparentes a los almacenadores intermediarios de salida. La salida serial (SALIDA de SER) permite conectar en cascada de los datos del registro de cambio a los dispositivos adicionales.
Las salidas son capacidad actual del bajo-lado, de los transistores del abierto-dren DMOS con grados de la salida de 45 V y del fregadero continuo 250-mA. Cuando los datos en los almacenadores intermediarios de salida son bajos, las salidas del DMOS-transistor están apagadas. Cuando los datos son altos, las salidas del DMOS-transistor tienen capacidad actual del fregadero.
Los pernos separados de la tierra del nivel del poder y de la lógica se proporcionan para facilitar flexibilidad de sistema máxima. Los pernos 1, 10, 11, y 20 internamente están conectados, y cada perno se deben externamente conectar con la tierra del sistema eléctrico para minimizar inductancia parásita. Una conexión monopunto entre el perno 19, la tierra de la lógica (LGND), y los pernos 1, 10, 11, y 20, argumentos del poder (PGND), debe externamente ser hecha de una forma que reduce interferencia entre la lógica y los circuitos de la carga.
El TPIC6595 se caracteriza para la operación sobre la gama de temperaturas de funcionamiento de caso de -40°C a 125°C.