microprocesador MT41K512M16VRN-107 LAS TIC del circuito integrado 933MHz: Memoria IC 96FBGA de P 8Gbit

Number modelo:MT41K512M16VRN-107 LAS TIC: P
Lugar del origen:NC
Condiciones de pago:T/T, L/C, Western Union
Plazo de expedición:5-8 días del trabajo
Detalles de empaquetado:96-FBGA (8x14)
Número de parte:MT41K512M16VRN-107 LAS TIC: P
Contacta

Add to Cart

Evaluación de proveedor
Shenzhen China
Dirección: 1239 nueva Asia Guoli Building Zhenzhong Road. , Distrito Shenzhen China de Futian
Proveedor Último login veces: Dentro de 34 Horas
Detalles del producto Perfil de la compañía
Detalles del producto

microprocesador MT41K512M16VRN-107 LAS TIC del circuito integrado 933MHz: Memoria IC 96FBGA de P 8Gbit

 

Descripción de producto de MT41K512M16VRN-107 las TIC: P

MT41K512M16VRN-107 LAS TIC: P el TwinDie DDR3L SDRAM es un de alta velocidad, dispositivo de memoria de acceso aleatorio dinámica del Cmos internamente configurado como dos 8 dispositivos del banco DDR3L SDRAM.
MT41K512M16VRN-107 LAS TIC: P aunque cada dado se pruebe individualmente dentro del paquete del dual-dado, algunos resultados de la prueba de TwinDie puede variar de un gusto muere probado dentro de un monolítico muere paquete.
MT41K512M16VRN-107 LAS TIC: P El DDR3L SDRAM utiliza una arquitectura doble de la tarifa de datos para alcanzar la operación de alta velocidad. La arquitectura doble de la tarifa de datos es una arquitectura 8n-prefetch con un interfaz diseñado para transferir dos palabras de datos por ciclo de reloj en las bolas de la entrada-salida.

 

Especificación de MT41K512M16VRN-107 las TIC: P

Número de parteMT41K512M16VRN-107 LAS TIC: P
Formato de la memoria
COPITA
Tecnología
SDRAM - DDR3L
Tamaño de la memoria
8Gbit
Organización de la memoria
los 512M x 16
Interfaz de la memoria
Paralelo
Frecuencia de reloj
933 megaciclos
Escriba la duración de ciclo - palabra, página
15ns
Tiempo de acceso
20 ns
Voltaje - fuente
1.283V ~ 1.45V
Temperatura de funcionamiento
-40°C ~ 95°C (TC)
Montaje del tipo
Soporte superficial
Paquete/caso
96-TFBGA
Paquete del dispositivo del proveedor
96-FBGA (8x14)

 

Características de MT41K512M16VRN-107 las TIC: P

  • VDD = VDDQ = 1.35V (1.283-1.45V)
  • Compatible con versiones anteriores a VDD = VDDQ = 1.5V ±0.075V
  • Estroboscópico bidireccional diferenciado de los datos
  • arquitectura del prefetch 8n-bit
  • Entradas de reloj diferenciado (CK, CK#)
  • 8 bancos internos
  • Terminación nominal y dinámica del en-dado (ODT) para los datos, el estroboscópico, y las señales de la máscara
  • Estado latente programable de CAS (LEÍDO) (CL)
  • Estado latente aditivo fijado programable de CAS (AL)
  • Estado latente programable de CAS (ESCRIBA) (CWL)
  • Longitud estallada fija (BL) de 8 y de la tajada de la explosión (porque) de 4 (vía el sistema de registro de modo [SEÑORA])
  • BC4 o BL8 a elección simultáneamente (OTF)

 

Paquete de MT41K512M16VRN-107 las TIC: P

 

FAQ
Q. ¿Son sus productos originales?
: Sí, todos los productos son importación original original, nueva son nuestro propósito.
Q: ¿Qué certificados usted tiene?
: Somos compañía del ISO y miembro certificados 9001:2015 de ERAI.
Q: ¿Puede usted apoyar orden o la muestra de la pequeña cantidad? ¿Está la muestra libre?
: Sí, apoyamos orden de la muestra y pequeña orden. El coste de la muestra es diferente según su orden o proyecto.
Q: ¿Cómo enviar mi orden? ¿Es seguro?
: Utilizamos expreso para enviar, por ejemplo DHL, Fedex, UPS, TNT, EMS.We podemos también utilizar su promotor sugerido. Los productos estarán en el bueno que embala y asegurar la seguridad y nos sea responsable al daño del producto a su orden.
Q: ¿Qué sobre el plazo de ejecución?
: Podemos enviar las partes comunes en el plazo de 5 días laborables. Si sin la acción, confirmaremos el plazo de ejecución para usted basamos en su cantidad de la orden.

China microprocesador MT41K512M16VRN-107 LAS TIC del circuito integrado 933MHz: Memoria IC 96FBGA de P 8Gbit supplier

microprocesador MT41K512M16VRN-107 LAS TIC del circuito integrado 933MHz: Memoria IC 96FBGA de P 8Gbit

Carro de la investigación 0