
Add to Cart
| Especificaciones técnicas del producto | |
| RoHS de la UE | Obediente |
| ECCN (EE. UU.) | 3A991d. |
| Estado de la pieza | Activo |
| HTS | 8542.39.00.01 |
| SVHC | Sí |
| SVHC supera el umbral | Sí |
| Automotor | No |
| PPAP | No |
| Apellido | Ciclón庐 IV E |
| Proceso tecnológico | 60nm |
| E/S de usuario | 328 |
| Número de bancos de E/S | 8 |
| Tensión de alimentación de funcionamiento (V) | 1.2 |
| Elementos Lógicos | 28848 |
| Número de multiplicadores | 66 (18x18) |
| Tipo de memoria de programa | SRAM |
| Memoria integrada (Kbit) | 594 |
| Número total de bloques de RAM | 66 |
| Núcleo IP | Latencia de subtrama JPEG 2000 Codificador (BA130)|RapidIO a controlador de puente AXI (RAB)|EtherCAT|EtherNET/IP|DS1/E1 TDM sobre núcleo IP de paquetes |
| Nombre del proveedor | Barco Silex/Mobiveil, Inc/Beckhoff Automation GmbH/Softing AG/Aimvalley |
| Unidades lógicas de dispositivos | 28848 |
| Número de relojes globales | 20 |
| Dispositivo Número de DLL/PLL | 4 |
| DSP dedicado | 66 |
| PCIe | 1 |
| programabilidad | Sí |
| Soporte de reprogramabilidad | No |
| Protección de copia | No |
| Programabilidad en el sistema | No |
| Grado de velocidad | 8 |
| Estándares de E/S diferenciales | B-LVDS|HSTL|LVPECL|LVDS|RSDS|SSTL |
| Estándares de E/S de terminación única | LVTTL|LVCMOS|PCI|PCI-X|SSTL|HSTL |
| Interfaz de memoria externa | SDRAM DDR|SDRAM DDR2|QDRII+SRAM |
| Tensión de alimentación mínima de funcionamiento (V) | 1.16 |
| Voltaje de suministro de funcionamiento máximo (V) | 1.24 |
| Voltaje de E/S (V) | 1.2|1.5|1.8|2.5|3|3.3 |
| Temperatura mínima de funcionamiento (°C) | 0 |
| Temperatura máxima de funcionamiento (°C) | 85 |
| Grado de temperatura del proveedor | Comercial |
| Nombre comercial | Ciclón |
| Montaje | Montaje superficial |
| Altura del paquete | 1.75 |
| Ancho del paquete | 23 |
| Longitud del paquete | 23 |
| PCB cambiado | 484 |
| Nombre del paquete estándar | BGA |
| Paquete de proveedor | FBGA |
| Número de pines | 484 |
| Forma de plomo | Pelota |