

Add to Cart
ADSP-21060LABZ-160 Chip de circuito integrado procesador SHARC IC DSP CONTROLLER 32BIT 225-BGA
Resumen de las actividades
Procesadores de señales de alto rendimiento para aplicaciones de comunicaciones, gráficos e imágenes
Super Harvard Architecture 4 buses independientes para la extracción de datos duales, la extracción de instrucciones y las unidades de cálculo de coma flotante IEEE de 32 bits no intrusivas
ALU, y el cambiador SRAM en el chip con dos puertos y periféricos de E/S integrados un sistema completo en un chip MQFP_PQ4 integrado con funciones de multiprocesamiento de 240 plomo, mejorado térmicamente,Se trata de una matriz de cuadrícula de bolas de plástico de 225 bolas (PBGA), envases herméticos de CQFP de 240 plomo envases compatibles con RoHS
Características clave: núcleo de procesador 40 MIPS, velocidad de instrucción de 25 ns, ejecución de instrucciones de un solo ciclo, máximo de 120 MFLOPS.80 MFLOPS rendimiento sostenido Generadores de direcciones de datos duales con modulo y dirección inversa de bits) Secuenciación de programas eficiente con bucle de gastos generales cero: Configuración de lazo de ciclo único según el estándar IEEE JTAG 1149.1 Prueba de puerto de acceso y emulación en el chip: formatos de datos IEEE de punto flotante de precisión simple de 32 bits y de precisión extendida de 40 bits o formato de datos de punto fijo de 32 bits
Atributos del producto | Seleccionar todos |
Fabricante | Dispositivos analógicos Inc. |
Serie | SHARC® |
Embalaje | Envases |
Estado de las partes | Actividad |
El tipo | Punto flotante |
Interfaz | Interfaz de host, puerto de enlace, puerto serie |
Tasa de tiempo | 40 MHz |
Memoria no volátil | Exterior |
RAM en el chip | 512kB |
Válvula de entrada/salida | 3.30V |
Voltado - Núcleo | 3.30V |
Temperatura de funcionamiento | -40 °C ~ 85 °C (TC) |
Tipo de montaje | Montura de la superficie |
Envase / estuche | 225-BBGA |
Paquete de dispositivos del proveedor | 225-PBGA |