Flip-flop doble JK con reinicio, disparador de borde negativo 74HC107N,652

Number modelo:74HC107N
Lugar del origen:Fábrica original
Cantidad de orden mínima:20pcs
Condiciones de pago:T/T, Western Union, Paypal
Capacidad de la fuente:20000pcs
Plazo de expedición:1 día
Contacta

Add to Cart

Miembro activo
Shenzhen China
Dirección: Sitio 1204, edificio internacional de Dingcheng, ZhenHua Road, distrito de Futian, Shenzhen, China.
Proveedor Último login veces: Dentro de 48 Horas
Detalles del producto Perfil de la compañía
Detalles del producto

CARACTERÍSTICAS

• Capacidad de salida: estándar

• ICCcategoría: chanclas


DESCRIPCIÓN GENERAL


Los 74HC/HCT107 son dispositivos CMOS Si-gate de alta velocidad

y son pines compatibles con Schottky TTL de baja potencia

(LSTTL).Se especifican de acuerdo con JEDEC

número estándar7A.


Los 74HC/HCT107 se activan por flanco negativo dual

Flip-flops tipo JK con J, K, reloj (nCP) y

entradas de reinicio (nR);también salidas Q y Q complementarias.


Las entradas J y K deben ser estables un tiempo de configuración antes de

la transición de reloj de ALTO a BAJO para predecible

operación.


El reinicio (nR) es una entrada BAJA activa asíncrona.

Cuando está BAJO, anula el reloj y las entradas de datos, forzando

la salida Q BAJA y la salida Q ALTA.


La acción del disparador Schmitt en la entrada del reloj hace que el circuito

altamente tolerante a tiempos de subida y bajada de reloj más lentos.


DATOS DE REFERENCIA RÁPIDA

TIERRA = 0 V;Tamb= 25 °C;tr= tF= 6 ns

SÍMBOLOPARÁMETROCONDICIONESTÍPICOUNIDAD
HCHCT
tPHL/ tPLH

retardo de propagación

nCP en nQ

nCP en nQ

nR a nQ, nQ

CL= 15pF;

VCC= 5 voltios


dieciséis

dieciséis

dieciséis


dieciséis

18

17


ns

ns

ns

Fmáximofrecuencia de reloj máxima7873megahercio
CIcapacitancia de entrada3.53.5pF
CPDcapacitancia de disipación de potencia por flip-flopnotas 1 y 23030pF

notas


1. CPDse utiliza para determinar la disipación de potencia dinámica (PDen µW):

PAGD= CPD× VCC2× fi + ∑ (CL× VCC2× fo) dónde:

Fi= frecuencia de entrada en MHz

Fo= frecuencia de salida en MHz

∑ (CL× VCC2× fo) = suma de salidas

CL= capacidad de carga de salida en pF

VCC= tensión de alimentación en V


2. Para HC la condición es VI= TIERRA a VCC

Para HCT la condición es VI= TIERRA a VCC− 1,5 voltios


PIN DESCRIPCIÓN

NÚMERO DE PINSÍMBOLONOMBRE Y FUNCIÓN

1, 8, 4, 11

2, 6

3, 5

7

12, 9

13, 10

14

1J, 2J, 1K, 2K

1T, 2T

1T, 2T

TIERRA

1CP, 2CP

1R, 2R

VCC

entradas síncronas;chanclas 1 y 2

complementar salidas flip-flop

verdaderas salidas flip-flop

tierra (0 V)

entrada de reloj (de ALTO a BAJO, activado por flanco)

Entradas de reinicio asíncronas (BAJO activo)

tensión de alimentación positiva


China Flip-flop doble JK con reinicio, disparador de borde negativo 74HC107N,652 supplier

Flip-flop doble JK con reinicio, disparador de borde negativo 74HC107N,652

Carro de la investigación 0