Add to Cart
USBN9603 Controlador de función de velocidad completa de bus serie universal con soporte DMA mejorado
Descripción general
El USBN9603 es un controlador de nodo USB integrado que cuenta con soporte DMA mejorado con muchas funciones de manejo automático de datos.Es compatible con las versiones de especificación USB 1.0 y 1.1, y es una versión avanzada del USBN9602 actualmente disponible.
Un único IC integra el transceptor USB necesario con un regulador de 3,3 V, un motor de interfaz serie (SIE), FIFO de extremo USB (EP), una interfaz paralela versátil de 8 bits, un generador de reloj y una interfaz MICROWIRE/PLUS™.Se admiten siete conductos de punto final: uno para el punto final de control obligatorio y seis para admitir puntos finales isócronos, masivos y de interrupción.Cada tubería de punto final tiene un FIFO dedicado, 8 bytes para el punto final de control y 64 bytes para los otros puntos finales.La interfaz paralela de 8 bits admite buses de dirección/datos de CPU de estilo multiplexado y no multiplexado.Un esquema de salida de interrupción programable permite la configuración del dispositivo para diferentes requisitos de señalización de interrupción.
Características sobresalientes
● Baja EMI, corriente de espera baja, oscilador de 24 MHz
● Mecanismo DMA avanzado
● Modo HALT completamente estático con activación asíncrona para operación alimentada por bus
● Operación de 5V o 3.3V
● Rango de entrada mejorado Regulador de voltaje de señal de 3,3 V
● Todos los FIFO unidireccionales son de 64 bytes.
● El reinicio de encendido y el contador de retardo de inicio simplifican el diseño del sistema
● Modelo de programación simple controlado por un controlador externo
● Disponible en dos paquetes
— USBN9603SLB: tamaño reducido para nuevos diseños y aplicaciones portátiles
— USBN9603-28M: paquete estándar, pin a pin compatible con USBN9602-28M
Características
● Dispositivo de nodo USB de alta velocidad
● transceptor USB
● circuito oscilador de 24 MHz
● Generador de reloj programable
● Motor de interfaz serial (SIE) que consta de interfaz de capa física (PHY) y controlador de acceso a medios (MAC), compatible con la especificación USB 1.0 y 1.1
● Archivo de registro de control/estado
● Controlador de funciones USB con siete terminales basados en FIFO:
— Un punto final de control bidireccional 0 (8 bytes)
— Tres puntos finales de transmisión (64 bytes cada uno)
— Tres terminales de recepción (64 bytes cada uno)
● Interfaz paralela de 8 bits con dos modos seleccionables:
— No multiplexado
— Multiplexado (compatible con Intel)
● Compatibilidad con DMA mejorada
— Modo DMA automático (ADMA) para la transferencia totalmente independiente de la CPU de grandes paquetes ISO o masivos
— El controlador DMA, junto con la lógica ADMA USBN9603, puede transferir un gran bloque de datos en
Paquetes de 64 bytes a través del USB
— Conmutación/comprobación automática de PID de datos y recuperación de paquetes NAK (máximo 256x64 bytes de
datos = 16K bytes)
● MICROALAMBRE/MÁSTMinterfaz
Diagrama de bloques
ÍNDICES ABSOLUTOS MÁXIMOS
Las clasificaciones máximas absolutas indican límites más allá de los cuales pueden ocurrir daños al dispositivo.
Tensión de alimentación -0,5 V a +7,0 V
Voltaje de entrada de CC -0,5 V a VCC +0,5 V
Voltaje de salida de CC -0,5 V a VCC +0,5 V
Temperatura de almacenamiento -65˚C a +150˚C
Temperatura de plomo (soldadura 10 segundos) 260˚C
Clasificación ESD1 4,5 KV
1. Modelo de cuerpo humano;100 pF descargados a través de una resistencia de 1,5 KΩ