SN75C3243DW Chip de circuito integrado circuitos integrados digitales lineales

Number modelo:SN75C3243DW
Lugar del origen:Fábrica original
Cantidad de orden mínima:10pcs
Condiciones de pago:T/T, Western Union, Paypal
Capacidad de la fuente:7600pcs
Plazo de expedición:1 día
Contacta

Add to Cart

Miembro activo
Shenzhen China
Dirección: Sitio 1204, edificio internacional de Dingcheng, ZhenHua Road, distrito de Futian, Shenzhen, China.
Proveedor Último login veces: Dentro de 48 Horas
Detalles del producto Perfil de la compañía
Detalles del producto

Oferta de acciones (venta caliente)

número de piezaCantidadMarcaCORRIENTE CONTINUAPaquete
J3306501FAIRCHILD15+TO-220F
J5059409VISHAY15+TO-92
JAN2N30195795AGUDEZA75+CAN-3
JCS4N60FB10225AF14+TO-220F
JG82852GME SL8D72308INTEL15+BGA
JKM-0008NL4769LEGUMBRES13+RJ45
JS28F128J3D755346INTEL10+TSOP
K10A60D4103TOSHIBA12+TO-220F
K13A65U6137TOSHIBA14+TO-220F
K30A-Y27000TOSHIBA16+TO-92
K30H603936416+TO-247
K4S641632H-TC7514390SAMSUNG14+TSOP-54
K6R4008V1D-KI103911SAMSUNG96+SOJ-36
K9F1G08UOD-SCBO1349SAMSUNG14+TSOP-48
K9F4G08UOD-PCBO1887SAMSUNG11+TSOP-48
KA317TU11558FSC10+TO-220
KA43150000FSC03+TO-92
KA5M0365RTU7669FAIRCHILD13+TO-220
KA7805ETU69000FSC16+TO-220
KA7815ETU28000FSC13+TO-220
KA8602B16544SAMSUNG96+DIP-8
KBL08-E4/517205VISHAY14+KBL
KBP31020000SEP15+ADEREZO
KBPC35109925SEP14+KBPC
KC778B8621KC16+COMPENSACIÓN
KC8279P2959ARCHIVO11+ADEREZO
KLM8G1WEPD-B0311910SAMSUNG15+FBGA
KM62256CLG-7L4887SAMSUNG09+SOP-28
KPT-2012EC12000KINGBRIGH13+CONDUJO
KPTB-1612SURKCGKC46000KINGBRIGH16+SMD

SN65C3243, SN75C3243

CONTROLADORES/RECEPTORES DE LÍNEA RS232 COMPATIBLES MULTICANAL DE 3 V A 5,5 V


  • Operar con suministro VCC de 3 V a 5,5 V
  • Salida de receptor no inversor siempre activa (ROUT2B)
  • Corriente de espera baja...1 µA típico
  • Condensadores externos...4 × 0,1 µF
  • Aceptar entrada lógica de 5 V con suministro de 3,3 V

  • Interoperable con SN65C3238, SN75C3238
  • Operación de soporte de 250 kbit/s a 1 Mbit/s
  • RS-232 Bus-Pin ESD La protección supera los ±15 kV con el modelo de cuerpo humano (HBM)
  • El rendimiento de enclavamiento supera los 100 mA según JESD 78, clase II
  • Aplicaciones
    • − Sistemas a batería, PDA, notebooks, laptops, palmtop PC y equipos de mano

descripción

Los modelos SN65C3243 y SN75C3243 constan de tres controladores de línea, cinco receptores de línea y un circuito de bomba de carga dual con protección ESD de ±15 kV de clavija a clavija (clavijas de conexión de puerto serie, incluido GND).Estos dispositivos proporcionan la interfaz eléctrica entre un controlador de comunicación asíncrona y el conector del puerto serie.


La bomba de carga y cuatro capacitores externos pequeños permiten la operación desde un solo suministro de 3 V a 5,5 V.Además, estos dispositivos incluyen una salida no inversora siempre activa (ROUT2B), que permite que las aplicaciones que utilizan el indicador de anillo transmitan datos mientras los dispositivos están apagados.Los dispositivos funcionan a velocidades de señalización de datos de hasta 1 Mbit/s y un mayor rango de velocidad de respuesta de 24 V/µs a 150 V/µs.


Las opciones de control flexibles para la administración de energía están disponibles cuando el puerto serie está inactivo.La función de apagado automático funciona cuando FORCEON es bajo y FORCEOFF es alto.Durante este modo de operación, si los dispositivos no detectan una señal RS-232 válida, las salidas del controlador se desactivan.


Si FORCEOFF se establece bajo, tanto los controladores como los receptores (excepto ROUT2B) se apagan y la corriente de suministro se reduce a 1 µA.Desconectar el puerto serie o apagar los controladores periféricos provoca que se produzca la condición de apagado automático.


El apagado automático se puede desactivar cuando FORCEON y FORCEOFF son altos y se debe hacer cuando se maneja un mouse en serie.Con el apagado automático habilitado, el dispositivo se activa automáticamente cuando se aplica una señal válida a cualquier entrada del receptor.


La salida NO VÁLIDA se usa para notificar al usuario si hay una señal RS-232 presente en cualquier entrada del receptor.INVALID es alto (datos válidos) si cualquier voltaje de entrada del receptor es superior a 2,7 V o inferior a −2,7 V o ha estado entre −0,3 V y 0,3 V durante menos de 30 µs.INVALID es bajo (datos no válidos) si todos los voltajes de entrada del receptor están entre −0,3 V y 0,3 V durante más de 30 µs.Consulte la Figura 5 para conocer los niveles de entrada del receptor.


clasificaciones máximas absolutas sobre el rango de temperatura de funcionamiento al aire libre (a menos que se indique lo contrario)†

Rango de tensión de alimentación, VCC(ver Nota 1) ..................................−0,3 V a 6 V

Rango de tensión de alimentación de salida positiva, V+ (ver Nota 1) .......................−0,3 V a 7 V

Rango de tensión de alimentación de salida negativa, V− (ver Nota 1) .......................0,3 V a −7 V

Diferencia de tensión de alimentación, V+ − V− (ver Nota 1) ..................................13 V

Rango de voltaje de entrada, VI: Conductor (FORCEOFF, FORCEON) .....................−0,3 V a 6 V

receptor......................................−25 V a 25 V

Rango de tensión de salida, VO: Conductor ......................................−13,2 V a 13,2 V

Impedancia térmica del paquete, θJA(ver Notas 2 y 3): Paquete DB..................62°C/W

Paquete DW..................46°C/O

Paquete PW..................62°C/W

Temperatura de funcionamiento de la unión virtual, Tj........................................150°C

Rango de temperatura de almacenamiento, Tstg.......................................−65°C a 150°C

† Esfuerzos más allá de los enumerados en "clasificaciones máximas absolutas" pueden causar daños permanentes al dispositivo.Estas son solo clasificaciones de estrés, y no se implica la operación funcional del dispositivo en estas o cualquier otra condición más allá de las indicadas en "condiciones de funcionamiento recomendadas".La exposición a condiciones nominales máximas absolutas durante períodos prolongados puede afectar la confiabilidad del dispositivo.

NOTAS:

1. Todos los voltajes son con respecto a la red GND.

2. La disipación de potencia máxima es una función de TJ(max), θJA y TA.La disipación de potencia máxima permitida a cualquier temperatura ambiente permitida es PD = (TJ(max) − TA)/θJA.Operar al máximo absoluto de TJ de 150°C puede afectar la confiabilidad.

3. La impedancia térmica del paquete se calcula de acuerdo con JESD 51-7.


PAQUETE DB, DW O PW (VISTA SUPERIOR)


diagrama lógico (lógica positiva)


China SN75C3243DW Chip de circuito integrado circuitos integrados digitales lineales supplier

SN75C3243DW Chip de circuito integrado circuitos integrados digitales lineales

Carro de la investigación 0