AT28C256-15PU Chip de circuito integrado 256K (32K x 8) EEPROM paralelo paginado

Number modelo:AT28C256-15PU
Lugar del origen:Fábrica original
Cantidad de orden mínima:10pcs
Condiciones de pago:T/T, Western Union, Paypal
Capacidad de la fuente:8200pcs
Plazo de expedición:1 día
Contacta

Add to Cart

Miembro activo
Shenzhen China
Dirección: Sitio 1204, edificio internacional de Dingcheng, ZhenHua Road, distrito de Futian, Shenzhen, China.
Proveedor Último login veces: Dentro de 48 Horas
Detalles del producto Perfil de la compañía
Detalles del producto

AT28C256-15PU Chip integrado 256K (32K x 8) EEPROM paralelo paginado


Características


Tiempo de acceso de lectura rápida: 150 ns

Operación de escritura de página automática – Dirección interna y pestillos de datos para 64 bytes – Temporizador de control interno

Tiempos de ciclo de escritura rápida – Tiempo de ciclo de escritura de página: 3 ms o 10 ms Máximo – Operación de escritura de página de 1 a 64 bytes

Baja disipación de energía: 50 mA Corriente activa: 200 µA CMOS Corriente en espera

Protección de datos de hardware y software

Sondeo de DATOS para detección de fin de escritura

Tecnología CMOS de alta confiabilidad – Resistencia: 104 o 105 ciclos – Retención de datos: 10 años

Suministro único de 5 V ± 10 %

Entradas y salidas compatibles con CMOS y TTL

Pinout de byte completo aprobado por JEDEC

Rangos completos de temperatura militar e industrial

Opción de embalaje verde (sin Pb/haluro)


1. Descripción


El AT28C256 es una memoria de solo lectura programable y borrable eléctricamente de alto rendimiento.Sus 256K de memoria están organizados en 32.768 palabras por 8 bits.Fabricado con la avanzada tecnología CMOS no volátil de Atmel, el dispositivo ofrece tiempos de acceso de 150 ns con una disipación de energía de solo 440 mW.Cuando se anula la selección del dispositivo, la corriente de espera de CMOS es inferior a 200 µA.Se accede al AT28C256 como una RAM estática para el ciclo de lectura o escritura sin necesidad de componentes externos.El dispositivo contiene un registro de página de 64 bytes para permitir la escritura de hasta 64 bytes simultáneamente.Durante un ciclo de escritura, las direcciones y de 1 a 64 bytes de datos se bloquean internamente, lo que libera el bus de direcciones y datos para otras operaciones.Tras el inicio de un ciclo de escritura, el dispositivo escribirá automáticamente los datos bloqueados utilizando un temporizador de control interno.El final de un ciclo de escritura puede detectarse mediante el Sondeo de DATOS de I/O7.Una vez que se ha detectado el final de un ciclo de escritura, puede comenzar un nuevo acceso para una lectura o escritura.El AT28C256 de Atmel tiene características adicionales para garantizar una alta calidad y capacidad de fabricación.El dispositivo utiliza la corrección de errores internos para una mayor resistencia y mejores características de retención de datos.Un mecanismo de protección de datos de software opcional está disponible para protegerse contra escrituras inadvertidas.El dispositivo también incluye 64 bytes adicionales de EEPROM para identificación o seguimiento del dispositivo.


2. Configuraciones de pines


Nombre del pinFunción
A0 - A14direcciones
CEActivar chip
Equipo originalHabilitar salida
NOSOTROSHabilitar escritura
E/S0 - E/S7Entradas/salidas de datos
CAROLINA DEL NORTENo conecta
corriente continuano conectar

4. Operación del dispositivo


4.1 Leer

Se accede al AT28C256 como una RAM estática.Cuando CE y OE son bajos y WE es alto, los datos almacenados en la ubicación de memoria determinada por los pines de dirección se afirman en las salidas.Las salidas se ponen en el estado de alta impedancia cuando CE u OE es alto.Este control de doble línea brinda a los diseñadores flexibilidad para evitar la contención de buses en su sistema.


4.2 Escritura de bytes


Un pulso bajo en la entrada WE o CE con CE o WE bajo (respectivamente) y OE alto inicia un ciclo de escritura.La dirección se bloquea en el flanco descendente de CE o WE, lo que ocurra en último lugar.Los datos son bloqueados por el primer flanco ascendente de CE o WE.Una vez que se ha iniciado la escritura de un byte, se cronometrará automáticamente hasta su finalización.Una vez que se ha iniciado una operación de programación y durante la duración de tWC, una operación de lectura será efectivamente una operación de sondeo.


4.3 Escritura de página


La operación de escritura de página del AT28C256 permite escribir de 1 a 64 bytes de datos en el dispositivo durante un solo período de programación interna.Una operación de escritura de página se inicia de la misma manera que una escritura de byte;el primer byte escrito puede ser seguido por 1 a 63 bytes adicionales.Cada byte sucesivo debe escribirse dentro de los 150 µs (tBLC) del byte anterior.Si se supera el límite de tBLC, el AT28C256 dejará de aceptar datos y comenzará la operación de programación interna.Todos los bytes durante una operación de escritura de página deben residir en la misma página según lo definido por el estado de las entradas A6 - A14.Para cada transición WE de alto a bajo durante la operación de escritura de página, A6 - A14 debe ser el mismo.Las entradas A0 a A5 se utilizan para especificar qué bytes dentro de la página se escribirán.Los bytes se pueden cargar en cualquier orden y se pueden modificar dentro del mismo período de carga.Solo se escribirán los bytes que se especifican para escritura;no se produce un ciclo innecesario de otros bytes dentro de la página.


4.4 Sondeo de DATOS


El AT28C256 cuenta con sondeo de DATOS para indicar el final de un ciclo de escritura.Durante un ciclo de escritura de byte o página, un intento de lectura del último byte escrito dará como resultado el complemento de los datos escritos que se presentarán en I/O7.Una vez que se ha completado el ciclo de escritura, los datos verdaderos son válidos en todas las salidas y puede comenzar el siguiente ciclo de escritura.El sondeo de DATOS puede comenzar en cualquier momento durante el ciclo de escritura


4.5 Bit de palanca


Además del Sondeo de DATOS, el AT28C256 proporciona otro método para determinar el final de un ciclo de escritura.Durante la operación de escritura, los intentos sucesivos de leer datos del dispositivo darán como resultado que I/O6 cambie entre uno y cero.Una vez que se haya completado la escritura, I/O6 dejará de alternar y se leerán los datos válidos.La lectura del bit de alternancia puede comenzar en cualquier momento durante el ciclo de escritura.


4.6 Protección de datos


Si no se toman precauciones, pueden ocurrir escrituras inadvertidas durante las transiciones de la fuente de alimentación del sistema host.Atmel ha incorporado funciones de hardware y software que protegerán la memoria contra escrituras inadvertidas.


4.6.1 Protección de hardware


Las funciones de hardware protegen contra escrituras inadvertidas en el AT28C256 de las siguientes maneras: (a) sentido de VCC: si VCC está por debajo de 3,8 V (típico), la función de escritura se inhibe;(b) Retraso en el encendido de VCC: una vez que VCC haya alcanzado los 3,8 V, el dispositivo se apagará automáticamente 5 ms (típico) antes de permitir una escritura;(c) inhibición de escritura: mantener cualquiera de OE bajo, CE alto o WE alto inhibe los ciclos de escritura;y (d) filtro de ruido: los pulsos de menos de 15 ns (típicos) en las entradas WE o CE no iniciarán un ciclo de escritura.


4.6.2 Protección de datos de software


Se ha implementado una función de protección de datos controlada por software en el AT28C256.Cuando está habilitada, la protección de datos de software (SDP) evitará escrituras inadvertidas.El usuario puede habilitar o deshabilitar la función SDP;el AT28C256 se envía desde Atmel con SDP desactivado.


SDP es habilitado por el sistema host emitiendo una serie de tres comandos de escritura;se escriben tres bytes de datos específicos en tres direcciones específicas (consulte el algoritmo de "Protección de datos de software").Después de escribir la secuencia de comandos de 3 bytes y después de tWC, todo el AT28C256 estará protegido contra operaciones de escritura inadvertidas.Cabe señalar que, una vez protegido, el host aún puede realizar una escritura de byte o página en el AT28C256.Esto se hace precediendo a los datos que se escribirán con la misma secuencia de comandos de 3 bytes utilizada para habilitar SDP.


Una vez configurado, SDP permanecerá activo a menos que se emita la secuencia de comando de desactivación.Las transiciones de alimentación no desactivan SDP y SDP protegerá el AT28C256 durante las condiciones de encendido y apagado.Todas las secuencias de comandos deben cumplir con las especificaciones de tiempo de escritura de la página.Los datos en las secuencias de comandos de activación y desactivación no se escriben en el dispositivo y las direcciones de memoria utilizadas en la secuencia se pueden escribir con datos en una operación de escritura de byte o página.


Después de configurar SDP, cualquier intento de escribir en el dispositivo sin la secuencia de comandos de 3 bytes iniciará los temporizadores de escritura internos.No se escribirán datos en el dispositivo;sin embargo, durante la duración de tWC, las operaciones de lectura serán efectivamente operaciones de sondeo.4.7 Identificación del dispositivo Hay 64 bytes adicionales de memoria EEPROM disponibles para el usuario para la identificación del dispositivo.Al aumentar A9 a 12 V ± 0,5 V y usar las ubicaciones de dirección 7FC0H a 7FFFH, los bytes adicionales pueden escribirse o leerse de la misma manera que la matriz de memoria normal.


4.8 Modo de borrado de chip opcional


Todo el dispositivo se puede borrar usando un código de software de 6 bytes.Consulte la nota de la aplicación "Software Chip Erase" para obtener más información.


¡Oferta de venta caliente!


número de partecantidadCORRIENTE CONTINUAPaqueteCódigo
LTC3851EUD500017+QFNLCXN
LTC3851DIU500017+QFNLCXN
LTC3407EDD500017+QFNLAGK
LTC1992-2IMS8500017+MSOP8LTZD
LTC3807EUDC500017+QFNLGSG
LTC3807IUDC500017+QFNLGSG
LTC3807HUDC500017+QFNLGSG
LTC3807MPUDC500017+QFNLGSG
LT3755EUD-1500017+QFNLDMS
LT3755IUD-1500017+QFNLDMS
LT3650EDD-8.2500017+QFNLDXT
LT3650IDD-8.2500017+QFNLDXT
LTC3548EDD500017+QFNLBNJ
LTC3548IDD500017+QFNLBNJ
LTC6908CS6-1500017+BORRACHÍNLTBYC
LTC6908IS6-1500017+BORRACHÍNLTBYC
LTC6908HS6-1500017+BORRACHÍNLTBYC
LTC6908CS6-2500017+BORRACHÍNLTBYD
LTC6908IS6-2500017+BORRACHÍNLTBYD
LTC6908HS6-2500017+BORRACHÍNLTBYD
LTC3851EGN500017+BORRACHÍN3851
LTC3851IGN500017+SSOP163851
LTC3851EMS500017+SSOP163851
LTC3851IMSE500017+SSOP163851
LTC3851EUD500017+SSOP16LCXN
LTC3851DIU500017+QFN-16LCXN
LT3971EMSE500016+MSOP10LTFJG
LT3971HMSE500016+MSOP10LTFJG
LT3971IMSE500016+MSOP10LTFJG
LT3481IMSE500016+MSOP10LTBVW
LTC6253CMS8500017+MSOP8LTFRX
LTC6253HMS8500017+MSOP8LTFRX
LTC6253IMS8500017+MSOP8LTFRX
LT3010EMS8E-5500017+MSOP8LTAEF
LT3010MPMS8E-5500017+MSOP8LTAEF
LT3685EMSE500016+MSOP10LTCYF
LT3685IMSE500016+MSOP10LTCYF
LT3973EMSE500016+MSOP10LTFYS
LT3973HMSE500016+MSOP10LTFYS
LT3973IMSE500016+MSOP10LTFYS
LTC3532EMS500017+MSOP10LTBXS
LT4356MPMS-1500017+MSOP10LTFGD
LT3580EMS8E500017+MSOP8LTDCJ
LT3580HMS8E500017+MSOP8LTDCJ
LT3580IMS8E500017+MSOP8LTDCJ
LT3580MPMS8E500017+MSOP8LTDCJ
LT1936IMS8E500017+MSOP8LTBRV
LT1999CMS8-20500017+MSOP8LTGVC
LT1999IMS8-20500017+MSOP8LTGVC
LT1999HMS8-20500017+MSOP8LTGVC
LT1999MPMS8-20500017+MSOP8LTGVC
LT3684EMSE500016+MSOP10LTCVS
LT3684IMSE500016+MSOP10LTCVS
LTC6103CMS8500017+MSOP8LTCMN
LTC6103HMS8500017+MSOP8LTCMN
LTC6103IMS8500017+MSOP8LTCMN
LT3757EMSE500016+MSOP10LTDYX
LT3757HMSE500016+MSOP10LTDYX
LT3757IMSE500016+MSOP10LTDYX
LT3757MPMSE500016+MSOP10LTDYX
LT3971EMSE500017+MSOP8LTFJG
LT3971HMSE500017+MSOP8LTFJG
LT3971IMSE500017+MSOP8LTFJG
LTC6104CMS8500017+MSOP8LTCMP
LTC6104HMS8500017+MSOP8LTCMP
LTC6104IMS8500017+MSOP8LTCMP
LT4356CMS-3500017+MSOP10LTFFK
LT4356HMS-3500017+MSOP10LTFFK
LT4356IMS-3500017+MSOP10LTFFK
LT1767EMS8E500017+MSOP8LTZG
LT3970EMS500017+MSOP10LTFDB
LT3970HMS500017+MSOP10LTFDB
LT3970IMS500017+MSOP10LTFDB
LTC6930CMS8-7.37500017+MSOP8LTCLC
LTC6930HMS8-7.37500017+MSOP8LTCLC
LTC6930IMS8-7.37500017+MSOP8LTCLC
LTC4444EMS8E-5500016+MSOP8LTDPY
LTC4444HMS8E-5500016+MSOP8LTDPY
LTC4444IMS8E-5500016+MSOP8LTDPY
LT3757EMSE500016+MSOP10LTDYX
LT3757HMSE500016+MSOP10LTDYX
LT3757IMSE500016+MSOP10LTDYX
LT3757MPMSE500016+MSOP10LTDYX
LT3680EMSE500016+MSOP10LTCYM
LT3680HMSE500016+MSOP10LTCYM
LT3680IMSE500016+MSOP10LTCYM
LTC3805EMSE-5500016+MSOP10LTDGX
LTC3805HMSE-5500016+MSOP10LTDGX
LTC3805IMSE-5500016+MSOP10LTDGX
LTC3805MPMSE-5500016+MSOP10LTDGX
LT3973EMSE500016+MSOP10LTFYS
LT3973HMSE500016+MSOP10LTFYS
LT3973IMSE500016+MSOP10LTFYS
LTC2355CMSE-14500017+MSOP10LTCVY
LTC2355IMSE-14500017+MSOP10LTCVY
LT3684EMSE500016+MSOP10LTCVS
LT3684IMSE500016+MSOP10LTCVS
LTC2494CUHF50001734+QFN382494
LTC2494IUHF50001734+QFN382494

China AT28C256-15PU Chip de circuito integrado 256K (32K x 8) EEPROM paralelo paginado supplier

AT28C256-15PU Chip de circuito integrado 256K (32K x 8) EEPROM paralelo paginado

Carro de la investigación 0