

Add to Cart
Placa de circuito programable de 128K Bytes en Flash programable del sistema, ATMEGA128A-AU
Oferta de acciones (venta caliente)
Parte no. | Cantidad | Marca | CORRIENTE CONTINUA | Paquete |
P75N02LDG | 2500 | nikos | 14+ | TO252 |
PCA82C251T/YM | 2500 | 14+ | SOP8 | |
PIC16F716-I/SO | 2500 | PASTILLA | 14+ | COMPENSACIÓN |
PIC16F870-I/SP | 2500 | PASTILLA | 16+ | DIP-28 |
SFH601-3 | 2500 | VISHAY | 16+ | SOP-6 |
SI9945DY | 2500 | VISHAY | 13+ | SOP-8 |
SN74ALS139N | 2500 | TI | 15+ | SOP-16 |
SN74HC14PWR | 2500 | TI | 16+ | TSSOP |
SN74LS04DR | 2500 | TI | 16+ | SSOP-14 |
SN74LS32DR | 2500 | TI | 14+ | SOP14 |
SN75176 | 2500 | TI | 14+ | DIP8 |
STD4NK60ZT4 | 2500 | CALLE | 14+ | TO-252 |
STP11NK50Z | 2500 | CALLE | 16+ | TO-220 |
STP4NK60Z | 2500 | CALLE | 16+ | TO-220 |
STPS5H100B | 2500 | CALLE | 13+ | TO-252 |
STRW6252 | 2500 | SANKEN | 15+ | A-220F-6 |
TL051CDRG | 2500 | TI | 16+ | SOP8 |
TPS54332DDAR | 2500 | TI | 16+ | SOP8 |
TPS767D301PWPR | 2500 | TI | 14+ | TSSOP |
UCC28220D | 2500 | TI | 14+ | SOP-16 |
UDA1334ATS/N2 | 2500 | 14+ | TSSOP | |
ZLDO1117K33TC | 2500 | ZETEX | 16+ | TO-252 |
TL7702ACDR | 2510 | TI | 16+ | SOP8 |
EPM7064SLC44-10N | 2511 | ALTERA | 13+ | PLCC44 |
VIPER22A | 2512 | CALLE | 15+ | DIP8 |
BCV49 | 2520 | 16+ | SOT89 | |
A7860 | 2542 | AVAGO | 16+ | SOP-8 |
UC3844BD1R2G | 2552 | EN | 14+ | SOP-8 |
LM1951T | 2555 | NS | 14+ | TO-220 |
SDM9435A | 2570 | SAMHOP | 14+ | SOP-8 |
ATMEGA128A-AU Chips IC programables128K Bytes Flash programable en
el sistema
ATmega128A
Características
• Microcontrolador AVR® de 8 bits de bajo consumo y alto
rendimiento
• Arquitectura RISC avanzada
– 133 poderosas instrucciones
– La mayoría de la ejecución de un solo ciclo de reloj
– 32 x 8 Registros de trabajo de propósito general + Registros de
control periférico
– Operación totalmente estática
– Rendimiento de hasta 16 MIPS a 16 MHz
– Multiplicador de 2 ciclos en chip
• Segmentos de memoria no volátil de alta resistencia
– 128K Bytes de memoria de programa Flash autoprogramable en el
sistema
– EEPROM de 4K bytes
– SRAM interna de 4K bytes
– Ciclos de escritura/borrado: 10.000 Flash/100.000 EEPROM
– Retención de datos: 20 años a 85°C/100 años a 25°C(1)
– Sección de código de arranque opcional con programación en el
sistema de bits de bloqueo independientes mediante el chip
Programa de arranque Operación verdadera de lectura mientras
escribe
– Hasta 64 K Bytes de espacio de memoria externa opcional
– Bloqueo de programación para la seguridad del software
– Interfaz SPI para programación en el sistema
• Interfaz JTAG (compatible con la norma IEEE 1149.1)
– Capacidades de exploración de límites según el estándar JTAG
– Amplio soporte de depuración en chip
– Programación de Flash, EEPROM, Fusibles y Lock Bits a través de
la Interfaz JTAG
• Funciones periféricas
– Dos temporizadores/contadores de 8 bits con preescaladores
independientes y modos de comparación
– Dos temporizadores/contadores ampliados de 16 bits con
preescalador independiente, modo de comparación y modo de captura
– Contador en tiempo real con oscilador separado
– Dos canales PWM de 8 bits
– 6 Canales PWM con Resolución Programable de 2 a 16 Bits
– Modulador de comparación de salida
– ADC de 8 canales y 10 bits 8 canales de un solo extremo 7 canales
diferenciales 2 canales diferenciales
con ganancia programable a 1x, 10x o 200x
– Interfaz serial de dos hilos orientada a bytes
– USART seriales programables duales
– Interfaz serie SPI maestro/esclavo
– Temporizador de vigilancia programable con oscilador en chip
– Comparador analógico en chip
• Características especiales del microcontrolador
– Restablecimiento de encendido y detección de apagón programable
– Oscilador RC calibrado interno
– Fuentes de interrupción externas e internas
– Seis modos de suspensión: inactivo, reducción de ruido ADC,
ahorro de energía, apagado, espera,
y espera extendida
– Frecuencia de reloj seleccionable por software
– Modo de compatibilidad ATmega103 seleccionado por un fusible
– Desactivación de pull-up global
• E/S y paquetes
– 53 líneas de E/S programables
– TQFP de 64 derivaciones y QFN/MLF de 64 almohadillas
• Voltajes de funcionamiento
– 2,7 - 5,5 V
• Grados de velocidad
– 0 - 16 MHz
Configuraciones de pines
Asignación de pines ATmega128A
Nota: La cifra de distribución de pines se aplica a los paquetes
TQFP y MLF.La almohadilla inferior debajo del paquete QFN/MLF debe
soldarse a tierra.
Descripción general
El ATmega128A es un microcontrolador CMOS de 8 bits de bajo consumo
basado en la arquitectura RISC mejorada AVR.Al ejecutar poderosas
instrucciones en un solo ciclo de reloj, el ATmega128A logra
rendimientos cercanos a 1 MIPS por MHz, lo que permite al diseñador
del sistema optimizar el consumo de energía en comparación con la
velocidad de procesamiento.
Diagrama de bloques