

Add to Cart
Almacenadores intermediarios de señal de IC del interfaz de DS80PCI810NJYR UART, repetidores 54-WQFN -40 a 85
Características 1
Ayuda inconsútil del entrenamiento del vínculo
Entrada-salida configurable avanzada del condicionamiento de señal
– Reciba DB hasta ~10 de CTLE en 4 gigahertz
– Conductor linear de la salida
– MVp-p variable hasta 1200 de la gama del voltaje de salida
El receptor automático detecta (el Caliente-enchufe)
Estado latente ultrabajo de la Entrada-a-salida: 80 picosegundos (tipo)
Programable vía Pin Selection, EEPROM, o el interfaz de SMBus
Solo voltaje de fuente: 2,5 V o 3,3 V
grado de 4 kilovoltios HBM ESD
−40°C a la gama de temperaturas de funcionamiento 85°C
Flujo-por la disposición en 10 milímetros x 5,5 paquete sin plomo del milímetro 54-Pin WQFN
Pin Compatible con DS80PCI800
2 usos
PCI Express Gen-1, 2, y 3
Otros interfaces de velocidad propietarios hasta 8 Gbps
Descripción 3
El DS80PCI810 es extremadamente - un repetidor/un redriver de alto rendimiento de baja potencia diseñado para apoyar ocho canales que llevan el interfaz de alta velocidad hasta 8 Gbps, tales como PCIe Gen-1, 2, y 3. El equalizador linear del tiempo continuo del receptor (CTLE) proporciona el alza de alta frecuencia que es de 2,7 a 9,5 DB programable en 4 gigahertz (8 Gbps) seguidos por un conductor linear de la salida. El receptor de CTLE es capaz de abrir un ojo de la entrada que sea totalmente cerrado debido a interferencia inter del símbolo (ISI) inducida por medio de la interconexión tal como rastros del tablero o cables gemelos del axial-cobre. La igualación programable maximiza la flexibilidad de la colocación física dentro del canal de la interconexión y mejora funcionamiento total del canal.
Al actuar en los usos de PCIe, los cotos DS80PCI810 transmiten las características de señal, de tal modo permitiendo el regulador del anfitrión y la punto final a negociar transmite coeficientes del equalizador. Esta transparencia en el protocolo del entrenamiento del vínculo facilita interoperabilidad a nivel sistema y minimiza estado latente.
Los ajustes programables se pueden aplicar fácilmente vía control del perno, software (SMBus o I2C), o el cargamento directo de un EEPROM externo. En modo de EEPROM, la información de configuración se carga automáticamente en poder para arriba, de tal modo eliminando la necesidad de un conductor externo del microprocesador o de software.
Información del dispositivo
NÚMERO DE PARTE | PAQUETE | TAMAÑO DE CUERPO (NOM) |
DS80PCI810 | WQFN (54) | 10 milímetros x 5,5 milímetros |