Los componentes electrónicos del ic del circuito integrado 74HC4052D se doblan 4 - canalice el multiplexor análogo

Número de modelo:74HC4052D
Lugar del origen:Fábrica original
Cantidad de orden mínima:10pcs
Condiciones de pago:T / T, Western Union, PayPal
Capacidad de la fuente:8300pcs
Plazo de expedición:día 1
Contacta

Add to Cart

Miembro del sitio
Shenzhen Guangdong China
Dirección: Distrito constructivo de B-9P/10N Duhui 100 Futian, Shenzhen, China
Proveedor Último login veces: Dentro de 25 Horas
Detalles del producto Perfil de la compañía
Detalles del producto

 

74HC4052; 74HCT4052

Se dobla el multiplexor análogo de 4 canales, demultiplexor

 

CARACTERÍSTICAS

• Gama de voltaje de entrada análoga ancha de V de −5 V a +5

• En-resistencia baja:

  – Ω 80 (típico) en el − V de VccEE = 4,5 V

  – Ω 70 (típico) en el − V de VccEE = 6,0 V

  – Ω 60 (típico) en el − V de VccEE = 9,0 V

 

• Traducción llana de la lógica: para permitir a lógica de 5 V comunicar con las señales analógicas de ±5 V

• La “rotura típica antes hace” incorporado

• Cumple con el estándar no 7A de JEDEC

 

• Protección del ESD:

  – HBM EIA/JESD22-A114-B excede 2000 V

  – el milímetro EIA/JESD22-A115-A excede de 200 V.

• Especificado del °C −40 al °C +85 y del °C −40 a +125 °C.

 

USOS

• Multiplexación análoga y el demultiplexar

• Digitaces que multiplexan y que demultiplexan

• El bloquear de la señal.

 

DESCRIPCIÓN

Los 74HC4052 y los 74HCT4052 son dispositivos de alta velocidad de la Si-puerta Cmos y son perno compatible con el HEF4052B. Se especifican de acuerdo con el estándar no 7A de JEDEC.

 

Los 74HC4052 y los 74HCT4052 son 4 multiplexores análogos duales del canal o los demultiplexores con el campo común seleccionan lógica. Cada multiplexor tiene cuatro entradas/salidas independientes (pernos nY0 a nY3) y una entrada-salida común (nZ del perno). Las lógicas selectas del canal común incluyen dos entradas selectas digitales (pernos S0 y S1) y un PUNTO BAJO activo permite entrar (el perno E). Cuando el perno E = BAJO, uno de los cuatro interruptores se selecciona (En-estado de baja impedancia) con los pernos S0 y S1. Cuando el perno E = ALTO, todos los interruptores está en el Apagado-estado de alta impedancia, la independiente de los pernos S0 y el S1.

 

Vloscc y la tierra son los pernos del voltaje de fuente para las entradas del control numérico (pernos S0, S1, y E). Los Vcc a las gamas de la tierra son 2,0 V a 10,0 V para 74HC4052 y 4,5 V a 5,5 V para 74HCT4052. Las entradas análogas/las salidas (pernos nY0 a nY3 y al nZ) pueden balancear entre Vcc como límite positivo y VEE como límite negativo. Velcc de − VEE puede no exceder V. 10,0.

 

Para la operación como un multiplexor/demultiplexor digitales, VEE está conectado con la tierra (molida típicamente).

 

VALORES LÍMITES

De acuerdo con el sistema de calificación máximo absoluto (IEC 60134); los voltajes se refieren a VEE = tierra (tierra = 0 V); nota 1.

SÍMBOLOPARÁMETROCONDICIONESMÍNIMO.MÁXIMO.UNIDAD
VCCvoltaje de fuente −0.5+11,0V
IIKcorriente de diodo de la entradaVYO<> I > VCC + 0,5 V±20mA
ISKcambie la corriente de diodoVS<> S > VCC + 0,5 V±20mA
IScambie la corriente−0.5 V < V="">S < V="">CC + 0,5 V±25mA
IEEV corriente deEE ±20mA
ICC; ITIERRAV corriente delcc o de la tierra ±50mA
Stgde Ttemperatura de almacenamiento −65+150°C
Bebéde Pdisipación de poderAmbde T = °C −40 al °C +125; nota500mW
PSdisipación de poder por el interruptor 100mW

Notas

1. Para evitar dibujar la corrientede Vcc de nZ de los pernos, cuando la corriente del interruptor fluye en nYn de los pernos, la caída de voltaje a través del interruptor bidireccional no debe exceder 0,4 V. Si la corriente del interruptor fluye en nZ de los pernos, ninguna corrientede Vcc saldrá a raudales de nYn de los pernos. En este caso no hay límite para la caída de voltaje a través del interruptor, pero los voltajes en el nYn y el nZ de los pernos pueden no exceder Vcc o VEE.

2. Para los paquetes DIP16: sobre el °C 70 reduzca la capacidad normal linear con 12 mW/K.

    Para los paquetes SO16: sobre el °C 70 reduzca la capacidad normal linear con 8 mW/K.

    Para los paquetes SSOP16 y TSSOP16: sobre el °C 60 reduzca la capacidad normal linear con 5,5 mW/K.

    Para los paquetes DHVQFN16: sobre el °C 60 reduzca la capacidad normal linear con 4,5 mW/K.

 

 

Diagrama funcional

 

 

 

China Los componentes electrónicos del ic del circuito integrado 74HC4052D se doblan 4 - canalice el multiplexor análogo supplier

Los componentes electrónicos del ic del circuito integrado 74HC4052D se doblan 4 - canalice el multiplexor análogo

Carro de la investigación 0