

Add to Cart
ST10F269
MCU de 16 bits CON MEMORIA FLASH de la UNIDAD, del BYTE 256K Y 12K BYTE del MAC RAM
CPU del ALTO RENDIMIENTO 40MHz del ■ CON LA FUNCIÓN de DSP
– CPU de 16 bits CON LA TUBERÍA 4-STAGE
– DURACIÓN de CICLO de INSTRUCCIÓN 50ns EN el RELOJ de la CPU de 40MHz MAX
– UNIDAD de MULTIPLY/ACCUMULATE (MAC) MULTIPLICACIÓN de 16 bits de 16 x, ACUMULADOR 40-BIT
– UNIDAD DE REPETICIÓN
– INSTALACIONES BOLEANAS AUMENTADAS DE LA MANIPULACIÓN DE PEDAZO
– INSTRUCCIONES ADICIONALES DE APOYAR HLL Y LOS SISTEMAS OPERATIVOS
– AYUDA DE LA TRANSFERENCIA DE CONTEXTO DE SINGLE-CYCLE
ORGANIZACIÓN DE LA MEMORIA DEL ■
– 256K VOLTAJE de MEMORIA FLASH del BYTE ON-CHIP SOLO CON el REGULADOR de ERASE/PROGRAM.
– CICLOS de 100K ERASING/PROGRAMMING.
– ESPACIO de DIRECCIÓN LINEAR del BYTE del HASTA 16M PARA el CÓDIGO Y los DATOS (BYTES de los 5M CON la PODER)
– 2K BYTE ON-CHIP RAM INTERNO (IRAM)
– 10K EXTENSIÓN RAM (XRAM) del BYTE ON-CHIP
AUTOBÚS RÁPIDO Y FLEXIBLE DEL ■
– CARACTERÍSTICAS EXTERNAS PROGRAMABLES DEL AUTOBÚS PARA DIVERSAS GAMAS DE DIRECCIÓN
– ÓMNIBUS de DATOS EXTERNOS de 8 bits O de 16 bits
– AUTOBUSES EXTERNOS MULTIPLEXADOS O DEMULTIPLEXADOS DE ADDRESS/DATA
– CINCO SEÑALES MICROPROCESADOR-SELECTAS PROGRAMABLES
– AYUDA DEL ARBITRAJE DEL AUTOBÚS DE HOLD-ACKNOWLEDGE
INTERRUPCIÓN del ■
– REGULADOR del ACONTECIMIENTO PERIFÉRICO del 8-CANAL PARA SOLA los DATOS CONDUCIDOS del CICLO INTERRUPCIÓN
TRANSFERENCIA
– SISTEMA de INTERRUPCIÓN 16-PRIORITY-LEVEL CON 56 FUENTES, TASA DE MUESTREO ABAJO A 25ns
CONTADORES DE TIEMPO del ■
– DOS UNIDADES DE FINES GENERALES MULTIFUNCIONALES DEL CONTADOR DE TIEMPO CON 5 CONTADORES DE TIEMPO
la CAPTURA 16-CHANNEL del ■ DOS/COMPARA UNIDADES
CONVERTIDOR DEL A/D DEL ■
– 16-CHANNEL 10-BIT
– TIEMPO de la CONVERSIÓN 4.85µs EN el RELOJ de la CPU 40MHz
UNIDAD del ■ 4-CHANNEL PWM
CANALES DEL SERIAL DEL ■
– CANAL SERIAL SÍNCRONO/ASINCRÓNICO
– CANAL SÍNCRONO DE ALTA VELOCIDAD
El ■ DOS PUEDE LOS INTERFACES 2.0B QUE ACTÚAN EN UNO O DOS PUEDE LOS AUTOBUSES
(30 U OBJETOS del MENSAJE 2x15)
PROTECCIÓN A PRUEBA DE AVERÍAS DEL ■
– RELOJ DE VIGILANCIA PROGRAMABLE
– PERRO GUARDIÁN DEL OSCILADOR
CARGADOR DE ARRANQUE DEL ■ ON-CHIP
GENERACIÓN DE RELOJ DEL ■
– ON-CHIP PLL
– DIRIJA O ENTRADA DE RELOJ DE PRESCALED
RELOJ EN TIEMPO REAL DEL ■
■ HASTA 111 LÍNEAS DE FINES GENERALES DE LA ENTRADA-SALIDA
– INDIVIDUALMENTE PROGRAMABLE COMO ENTRADA, SALIDA O FUNCIÓN ESPECIAL
– UMBRAL PROGRAMABLE (HISTÉRESIS)
MODOS DE LA MARCHA LENTA Y DEL PODER DEL ■ ABAJO
SOLA FUENTE DEL VOLTAJE DEL ■: 5V el ±10% (REGULADOR INTEGRADO PARA la FUENTE de la BASE de 3,3 V).
GAMA DE TEMPERATURAS DEL ■: -40 +125° C
PAQUETE del ■ 144-PIN PQFP
Grados máximos absolutos
Símbolo | Parámetro | Valor | Unidad |
VDD | Voltaje en los pernos de VDD en cuanto a la tierra1 | -0,5, +6,5 | V |
VIO | Voltaje en cualquier perno en cuanto a la tierra1 | -0,5, (DD +0,5 DE V) | V |
VAREF | Voltaje en el pernode VAREF en cuanto a la tierra1 | -0,3, (DD +0,3 DE V) | V |
IOV | Corriente de entrada en cualquier perno durante posición uno de la sobrecarga | -10, +10 | mA |
ITOV | Suma absoluta de todas las corrientes de entrada durante posición uno de la sobrecarga | |100| | mA |
Bebéde P | Disipación de poder1 | 1,5 | W |
TA | Temperatura ambiente bajo prejuicio | -40, +125 | °C |
Stgde T | Temperatura de almacenamiento1 | -65, +150 | °C |
Nota: 1. las tensiones sobre ésas enumeradas bajo “grados máximos absolutos” pueden causar daño permanente al dispositivo. Esto es una tensión que valora solamente y la operación funcional del dispositivo en éstos o de ninguna otra condiciones sobre ésos indicados en las secciones operativas de esta especificación no se implica. La exposición a las condiciones del grado máximo absoluto por períodos extendidos puede afectar a confiabilidad del dispositivo. Durante las condiciones de sobrecarga (VEN >DDde V o VEN< V=""> LOS SS) el voltaje en los pernos en cuanto a la tierra (VSS) no debe exceder los valores definidos por los grados máximos absolutos.
Símbolo de lógica
Tipo de conexión (Visión superior)