

Add to Cart
Regulador de alta velocidad el periférico del microcontrolador USB de EZ-USB FX2LP™ USB
CY7C68013A, CY7C68014A, CY7C68015A, CY7C68016A
1. Características (CY7C68013A/14A/15A/16A)
■ USB 2,0 USB SI la velocidad certificó (TID # 40460272)
Transmisor-receptor integrado del solo microprocesador USB 2,0 del ■, Smart SIE, y microprocesador aumentado 8051
Ajuste, forma, y función del ■ compatible con el FX2
Pin del ❐ compatible
Código de objeto del ❐ compatible
❐ funcionalmente compatible (FX2LP es un superconjunto)
Poder ultrabajo del ■: ICC no más que 85 mA en cualquier modo
Ideal del ❐ para el autobús y los usos con pilas
Software del ■: 8051 funcionamientos del código de:
❐ RAM interno, que se transfiere con el USB
❐ RAM interno, que se carga de EEPROM
Dispositivo de memoria externo del ❐ (paquete de 128 pernos)
■ 16 kilobytes de código/de los datos RAM del En-microprocesador
BULTO programable del ■ cuatro, INTERRUPCIÓN, y puntos finales ISÓCRONAS
Opciones del buffering del ❐: doble, triple, y patio
Punto final programable adicional de 64 bytes del ■ (BULK/INTERRUPT)
interfaz de 8 bits o de 16 bits del ■ de los datos externos
Generación elegante del ECC del estándar del ■ medios
■ GPIF (interfaz programable general)
El ❐ permite la conexión directa a la mayoría de las interfaces paralelas
Descriptores programables de la forma de onda del ❐ y registros de la configuración para definir formas de onda
El ❐ apoya múltiple alista las entradas (RDY) y las salidas del control (CTL)
El ■ integrado, estándar industrial aumentó 8051
❐ operación de 48 megaciclos, de 24 CPU del megaciclo, o de 12 megaciclos
Relojes del ❐ cuatro por ciclo de instrucción
❐ dos USARTs
Contador/contadores de tiempo del ❐ tres
Sistema de interrupción ampliado ❐
Indicadores de datos del ❐ dos
operación del ■ 3.3V con las entradas tolerantes 5V
Interrupciones Vectored ■ del USB e interrupciones de GPIF/FIFO
Almacenadores intermediarios de datos separados del ■ para las porciones de la disposición y de los datos de una transferencia de CONTROL
Regulador integrado ■ de I2C, funcionamientos en 100 o 400 kilociclos
■ cuatro FIFOs integrado
El ❐ integró un coste más bajo de la lógica del pegamento y de sistema de FIFOs
Conversión automática del ❐ a y desde los autobuses de 16 bits
Operación del amo o del esclavo del ❐
El ❐ utiliza el reloj externo o estroboscópicos asincrónicos
Interfaz fácil del ❐ a ASIC y a DSP ICs
■ disponible en grado comercial e industrial de la temperatura (todos los paquetes exceptúan VFBGA)
Bloque diagrama de la lógica
1,1 características (CY7C68013A/14A solamente)
■ CY7C68014A: Ideal para los usos con pilas
El ❐ suspende la corriente: μA 100 (tipo)
■ CY7C68013A: Ideal para los usos no con pilas
El ❐ suspende la corriente: μA 300 (tipo)
■ disponible en cinco paquetes Pb-libres con hasta 40 GPIOs
perno TQFP (40 GPIOs), 100 perno TQFP (40 GPIOs), 56 perno QFN (24 GPIOs) del ❐ 128,
56-pin SSOP (24 GPIOs), y 56 perno VFBGA (24 GPIOs)
1,2 características (CY7C68015A/16A solamente)
■ CY7C68016A: Ideal para los usos con pilas
El ❐ suspende la corriente: μA 100 (tipo)
■ CY7C68015A: Ideal para los usos no con pilas
El ❐ suspende la corriente: μA 300 (tipo)
■ disponible en 56 el paquete Pb-libre del perno QFN (26 GPIOs)
❐ dos más GPIOs que CY7C68013A/14A permitiendo características adicionales en la misma huella
El EZ-USB FX2LP™ (CY7C68013A/14A) de Cypress es una versión de la energía baja del EZ-USB FX2™ (CY7C68013), que es un altamente integrado, microcontrolador de la energía baja USB 2,0. Integrando el transmisor-receptor del USB 2,0, el motor (SIE) de la interfaz en serie, el microcontrolador aumentado 8051, y un interfaz periférico programable en un solo microprocesador,
Cypress ha creado una solución rentable que provee de ventajas superiores del tiempo-a-mercado energía baja de permitir usos accionados autobús.
La arquitectura ingeniosa de FX2LP da lugar a tasas de transferencia de los datos sobre de 53 MBYTEs por el segundo, el ancho de banda máximo permitido del USB 2,0, mientras que aún usando un bajo microcontrolador costo 8051 en un paquete tan pequeño como 56 VFBGA (5 milímetros x 5 milímetros). Porque incorpora el transmisor-receptor del USB 2,0, el FX2LP es más económico, proporcionando una solución más pequeña de la huella que USB 2,0 SIE o puestas en práctica externas del transmisor-receptor. Con EZ-USB FX2LP, el Cypress Smart SIE dirige la mayor parte del USB 1,1 y el protocolo 2,0 en el hardware, liberando el microcontrolador integrado para las funciones específicas a la aplicación y disminuyendo tiempo de desarrollo para asegurar compatibilidad del USB.
El interfaz programable general (GPIF) y la punto final maestro/satélite primero en entrar, primero en salir (ómnibus de datos de 8 bits o de 16 bits) proporciona un interfaz fácil y glueless a los interfaces populares tales como ATA, UTOPÍA, EPP, PCMCIA, y la mayoría de DSP/processors.
El FX2LP dibuja menos actual que el FX2 (CY7C68013), tiene doble el código del en-microprocesador/los datos RAM, y se cabe, forma y funciona compatible con 56, 100, y 128 el perno FX2.
Cinco paquetes se definen para la familia: 56VFBGA, 56 SSOP, 56 QFN, 100 TQFP, y 128 TQFP.
2. Usos
Video portátil del ■
Conversión del ■ MPEG/TV
Módems del DSL del ■
Interfaz del ■ ATA
Lectores de tarjetas de memoria del ■
Dispositivos de la conversión de la herencia del ■
Cámaras del ■
Escáneres del ■
■ PNA casero
LAN de la radio del ■
Jugadores de MP3 del ■
Establecimiento de una red del ■
3. Grados máximos absolutos
Exceder grados máximos puede empeorar la vida útil del dispositivo. Estas instrucciones del usuario no se prueban.
Temperatura de almacenamiento ...................................... – 65°C a +150°C
Temperatura ambiente con
El poder suministró (anuncio publicitario) ............................... 0°C a +70°C
Temperatura ambiente con
El poder suministró (industrial) ............................ – 40°C a + 105°C
Voltaje de fuente para moler potencial .................... – 0.5V a +4.0V
Voltaje de entrada CC a cualquier Pin de la entrada[15] ................................ 5.25V
Voltaje de DC aplicado a las salidas
en el alto estado .......................................... – 0.5V de Z a VCC + 0.5V
Disipación de poder .......................................................... 300 mW
Voltaje de la descarga estática ................. ............................... >2000V
Corriente de salida máxima, por puerto de la entrada-salida ...................................... 10 mA
Corriente de salida máxima, los cinco puertos de la entrada-salida
(128 100 del perno paquetes - y) ............................................ 50 mA
4. Condiciones de funcionamiento
TA (temperatura ambiente bajo prejuicio)
Anuncio publicitario ........................................................... 0°C a +70°C
TA (temperatura ambiente bajo prejuicio)
........................................................... – 40°C industrial a +105°C
Voltaje de fuente ................................................ +3.00V a +3.60V
Voltaje de tierra ....................................................................... 0V
OSCILADORde F (frecuencia del oscilador o del cristal) ............ 24 megaciclos de ± 10 PPM,
Resonante paralelo