Descripción programable de la familia de los chips CI XC6SLX100-3FGG484C Spartan-6 del poder

Número de modelo:XC6SLX100-3FGG484C
Lugar del origen:Taiwan
Cantidad de orden mínima:5pcs
Condiciones de pago:T/T, Western Union, Paypal
Capacidad de la fuente:285pcs
Plazo de expedición:día 1
Contacta

Add to Cart

Miembro del sitio
Shenzhen Guangdong China
Dirección: Distrito constructivo de B-9P/10N Duhui 100 Futian, Shenzhen, China
Proveedor Último login veces: Dentro de 25 Horas
Detalles del producto Perfil de la compañía
Detalles del producto

Descripción programable de la familia de los chips CI XC6SLX100-3FGG484C Spartan-6 del poder

 

 

Descripción de la familia de XC6SLX100-3FGG484C Spartan-6

 

Descripción general

 

La familia Spartan®-6 provee de capacidades principales de la integración de sistema el coste total más bajo para los usos en grandes cantidades. La familia del trece-miembro entrega las densidades ampliadas que se extienden a partir del 3.840 a 147.443 células de la lógica, con mitad del consumo de energía de familias espartanos anteriores, y una conectividad más rápida, más completa. Empleado una tecnología de proceso de cobre de baja potencia madura de 45 nanómetro que entregue el equilibrio óptimo del coste, del poder, y del funcionamiento, la familia Spartan-6 ofrece nuevo, una lógica entrada más eficiente, dual-registros 6 de operaciones de búsqueda de la tabla (LUT) y una selección rica de bloques a nivel sistema incorporados. Éstos incluyen 18 espolones del bloque del Kb (2 x el Kb 9), rebanadas de la segunda generación DSP48A1, reguladores de la memoria de SDRAM, bloques aumentados de la gestión del reloj del mezclado-modo, tecnología de SelectIO™, bloques seriales de alta velocidad poweroptimized del transmisor-receptor, bloques compatibles de la punto final del PCI Express®, modos a nivel sistema avanzados de la gestión del poder, auto-detectan opciones de configuración, y seguridad aumentada del IP con la protección de AES y de la DNA del dispositivo. Estas características proveen de una alternativa programable barata a los productos de encargo de ASIC facilidad de empleo sin precedente. Oferta de Spartan-6 FPGAs que la mejor solución para la lógica en grandes cantidades diseña, DSP orientado para el consumidor diseña, y los usos integrados coste-sensibles. Spartan-6 FPGAs son la fundación programable del silicio para las plataformas apuntadas del diseño que entregan los componentes de software integrado y de soporte físico que permiten a diseñadores centrarse en la innovación tan pronto como su ciclo de desarrollo comience. Resumen de Spartan-6 FPGA

 

Características

 

• Familia Spartan-6:

• Spartan-6 LX FPGA: Lógica optimizada

• Spartan-6 LXT FPGA: Conectividad serial de alta velocidad

• Diseñado para el bajo costo

• Bloques integrados eficientes múltiples

• Selección optimizada de estándares de la entrada-salida

• Cojines escalonados

• Paquetes alambre-consolidados del plástico en grandes cantidades

• Poder bajo estático y dinámico

• proceso de 45 nanómetro optimizado para el coste y la energía baja

• Hiberne el modo del poder-abajo para el poder cero

• Suspenda el modo mantiene el estado y la configuración con para despertar multiclavijas, controla el aumento

• Un voltaje más de baja potencia de la base 1.0V (LX FPGAs, -1L solamente)

• Voltaje de la base del alto rendimiento 1.2V (grados de la velocidad de LX y de LXT FPGAs, -2, -3, y -4)

• Multi-voltaje, bancos multi-estándar del interfaz de SelectIO™

• Tasa de transferencia de hasta 1.050 datos de Mb/s por la entrada-salida del diferencial

• Impulsión a elección de la salida, hasta 24 mA por el perno

• 3.3V a los estándares y a los protocolos de la entrada-salida 1.2V

• Interfaces de la memoria barata de HSTL y de SSTL

• Conformidad caliente del intercambio

• Tarifas de ciénaga ajustables de la entrada-salida para mejorar integridad de señal

• Transmisores-receptores seriales de alta velocidad de GTP en el LXT FPGAs

• Hasta 3,125 Gb/s

• Interfaces de alta velocidad

 

el incluir: Serial ATA, aurora, Ethernet 1G, PCI Express, OBSAI, CPRI, EPON, GPON, DisplayPort, y XAUI • El bloque integrado de la punto final para PCI Express diseña (LXT) • Ayuda de tecnología barata de PCI® compatible con los 33 megaciclos, 32 - y especificación 64-bit. • Rebanadas eficientes DSP48A1 • Tratamiento de alto rendimiento de la aritmética y de señales • Ayuna el acumulador de 18 x 18 multiplicadores y de 48 pedazos • Capacidad que canaliza y de conexión en cascada • Pre-serpiente para ayudar a usos del filtro • Bloques integrados del regulador de la memoria • Ayuda de RDA, de DDR2, de DDR3, y de LPDDR • Tarifas de datos hasta 800 Mb/s (ancho de banda del pico de 12,8 Gb/s) • la estructura del autobús del Multi-puerto con la independiente primero en entrar, primero en salir para reducir la sincronización del diseño publica • Recursos abundantes de la lógica con capacidad creciente de la lógica • Registro de cambio opcional o ayuda distribuida de la RAM • LUTs entrado 6 eficientes mejora funcionamiento y minimiza poder • LUT con los balanceos duales para los usos céntricos de la tubería • RAM del bloque con una amplia gama de granulosidad • La RAM rápida del bloque con byte escribe permite • 18 bloques del Kb que se pueden programar opcionalmente como independiente dos 9 espolones del bloque del Kb • Teja (CMT) de la gestión del reloj para el funcionamiento aumentado • Sincronización de poco ruido, flexible • Los encargados de reloj de Digitaces (DCMs) eliminan la posición oblicua del reloj y la distorsión del ciclo de trabajo • Lazos sincronizados en fase (PLLs) para la sincronización de la bajo-inquietud • Síntesis de la frecuencia con la multiplicación, la división, y defasador simultáneos • Dieciséis redes globales del reloj de la bajo-posición oblicua • Configuración simplificada, estándares baratos de las ayudas • el perno 2 auto-detecta la configuración • SPI de tercera persona amplio (hasta x4) y NI ayuda de destello • Flash rico de la plataforma de Xilinx de la característica con JTAG • Ayuda de MultiBoot para la mejora remota con los bitstreams múltiples, usando la protección del perro guardián • Seguridad aumentada para la protección del diseño • Identificador único de la DNA del dispositivo para la autentificación del diseño • Encripción del bitstream de AES en los dispositivos más grandes • Proceso más rápidamente integrado con el costo aumentado, bajo, procesador suave de MicroBlaze™ • diseños Industria-principales del IP y de la referencia

 

Resumen de la característica de Spartan-6 FPGA

Cuadro 1: Resumen de la característica de Spartan-6 FPGA por el dispositivo

DispositivoCélulas de la lógicaRebanadasBalanceosRAM distribuida máxima (kb)Rebanadas DSP48A1Kb 18Máximo (Kb)CMTsBloques del regulador de la memoria (máximos)Bloques de la punto final para PCI ExpressTransmisores-receptores máximos de GTPBancos totales de la entrada-salidaUsuario máximo
XC6SLX43.8406004.8007581221620004132
XC6SLX99.1521.43011.40090163257622004200
XC6SLX1614.5792.27818.244136323257622004232
XC6SLX2524.0513.75830.064229385293622004266
XC6SLX4543.6616.82254.57640158116208842004358
XC6SLX7574.63711.66293.296692132172309664006408
XC6SLX100101.26115.822125.676976180268482464006480
XC6SLX150147.44323.038184.30413551802684824644006
567XC6S LX25T24.0513.75830.064229385293622124250
XC6SLX45T43.6616.82254.57640158116208842144296
XC6SLX75T74.63711.62293.296692132172309664186348
XC6SLX100T101.26115.822126.576976180268482464186498
XC6SLX150T147.44323.038184.3041355180268482464186540
 

 

 

Notas: 1. Los grados de la célula de la lógica de Spartan-6 FPGA reflejan la capacidad creciente de la célula de la lógica ofrecida por la nueva arquitectura entrada de 6 LUT.

2. Cada rebanada de Spartan-6 FPGA contiene cuatro LUTs y ocho balanceos.

3. Cada rebanada DSP48A1 contiene un multiplicador 18 x 18, una serpiente, y un acumulador.

4. Los espolones del bloque son el Kb fundamental 18 de tamaño. Cada bloque se puede también utilizar como independiente dos 9 bloques del Kb.

5. Cada CMT contiene dos DCMs y un PLL.

 

Combinaciones del Dispositivo-Paquete de Spartan-6 FPGA e I/Os disponible

 

Cuadro 2: Combinaciones y máximo I/Os disponible del Dispositivo-Paquete Spartan-6

 

Notas:

1. No hay regulador de la memoria en los dispositivos en estos paquetes.

2. La ayuda del bloque del regulador de la memoria es x8 en los dispositivos XC6SLX9 y XC6SLX16 en el paquete CSG225. No hay regulador de la memoria en el XC6SLX4.

3. Estos dispositivos son disponibles en Pb y Pb-libres (G) los paquetes adicionales como opciones que ordenan estándar.

4. Estos paquetes apoyan dos de los cuatro reguladores de la memoria en los dispositivos de XC6SLX75, de XC6SLX75T, de XC6SLX100, de XC6SLX100T, de XC6SLX150, y de XC6SLX150T.

 

 

China Descripción programable de la familia de los chips CI XC6SLX100-3FGG484C Spartan-6 del poder supplier

Descripción programable de la familia de los chips CI XC6SLX100-3FGG484C Spartan-6 del poder

Carro de la investigación 0