

Add to Cart
Canal programable de la placa de circuito AD7193BRUZ 4 de IC del resistor 4,8 kilociclos
AD7193BRUZ 4-Channel 4,8 kilociclos, ruido ultrabajo, 24-Bit Sigma-Delta ADC con PGA
CARACTERÍSTICAS
Ayuna ruido diferenciado de establecimiento del RMS de los canales de entrada differential/8 de la opción 4 del filtro el pseudo: 11 nanovoltio @ 4,7 herzios (aumento = 128) 15,5 pedazos sin ruido @ 2,4 kilociclos (aumento = 128) hasta 22 pedazos sin ruido (aumento = 1) deriva compensada: deriva del aumento de ±5 nV/°C: ±1 ppm/°C especificó tarifa de datos programable de salida del aumento del secuenciador automático del canal de la deriva en un cierto plazo (1 a 128): 4 simultáneos internos o externos de 4,7 herzios a de 4,8 kilociclos fuente de alimentación de fines generales de 50 de los herzios Hz/60 del reloj salidas digitales del rechazo AVDD: 3 V a 5,25 V DVDD: 2,7 Corriente de V a 5,25 V: gama de temperaturas de 4,65 mA: −40°C al paquete de +105°C: 28 el alambre disparador compatible serial de SPI del interfaz 3 de la ventaja TSSOP, de QSPI™, de MICROWIRE™, y de DSP Schmitt en la medida de adquisición de datos del flujo de la medida de la temperatura de la medida de la presión de los transductores del indicador de tensión de los módulos de entrada análoga de los USOS PLC/DCS de SCLK pesa la cromatografía de las escalas médica y la DESCRIPCIÓN GENERAL de la instrumentación científica El AD7193 es una parte frontal análoga de poco ruido, completa para los usos de la medida de alta precisión. Contiene un de poco ruido, 24 convertidores de analógico a digital del sigma-delta del pedazo (Σ-Δ) (ADC). La etapa de poco ruido del aumento del en-microprocesador significa que las señales de la pequeña amplitud pueden interconectar directamente al ADC. El dispositivo se puede configurar para tener cuatro entradas diferenciadas u ocho pseudo entradas diferenciadas. El secuenciador del canal del en-microprocesador permite que varios canales sean permitidos simultáneamente, y el AD7193 convierte secuencialmente en cada canal permitido. Esto simplifica la comunicación con la partición. El en-microprocesador reloj de 4,92 megaciclos se puede utilizar como la fuente del reloj al ADC o, alternativamente, un reloj o un cristal externo puede ser utilizado. La tarifa de datos de salida de la pieza se puede variar a partir de 4,7 herzios a 4,8 kilociclos. El dispositivo tiene un filtro digital muy flexible, incluyendo una opción de establecimiento rápida. Las variables tales como tarifa de datos de salida y tiempo de corrección son dependientes en la opción seleccionada. Para los usos que requieren todas las conversiones ser establecidos, el AD7193 incluye el estado latente cero. La pieza actúa con una fuente de alimentación a partir de 3 V a 5,25 V. Consume una corriente de 4,65 mA y se contiene en 28 un paquete de la ventaja TSSOP.
GRADOS MÁXIMOS ABSOLUTOS TA = 25°C, a menos que se indicare en forma diferente.
Parámetro | Clasificación |
AVDD a AGND DVDD a AGND AGND a DGND Voltaje de entrada análoga a AGND Voltaje de entrada de referencia a AGND Voltaje de entrada de Digitaces a DGND Voltaje de salida de Digitaces a DGND Corriente de entrada de AINx/de Digitaces Gama de temperaturas de funcionamiento Gama de temperaturas de almacenamiento Temperatura de empalme máxima Temperatura de la ventaja, flujo que suelda | V de −0.3 V a +6,5 V de −0.3 V a +6,5 V de −0.3 V a +0,3 −0.3 V a AVDD + 0,3 V −0.3 V a AVDD + 0,3 V −0.3 V a DVDD + 0,3 V −0.3 V a DVDD + 0,3 V 10 mA −40°C a +105°C −65°C a +150°C 150°C 260°C |
RESISTENCIA TERMAL
el θJA se especifica para las condiciones a lo peor, es decir, un dispositivo soldado en una placa de circuito para los paquetes del superficie-soporte. Resistencia termal
Tipo del paquete | θJA | θJC | Unidad |
28-Lead TSSOP | 97,9 | 14 | °C/W |