Tecnología ltd de la electrónica de Shenzhen ATFU

Shenzhen ATFU Electronics Technology LTD

Manufacturer from China
Miembro activo
6 Años
Casa / Productos / Chip CI programable /

Tipo en doble canal circuitos integrados de la chancleta Cmos, chips CI programados CD4013BM96 de D

Contacta
Tecnología ltd de la electrónica de Shenzhen ATFU
Ciudad:shenzhen
Provincia / Estado:guangdong
País/Región:china
Persona de contacto:MissMia
Contacta

Tipo en doble canal circuitos integrados de la chancleta Cmos, chips CI programados CD4013BM96 de D

Preguntar último precio
Número de modelo :CD4013BM96
Lugar del origen :Fábrica original
Cantidad de orden mínima :10pcs
Condiciones de pago :T/T, Union,PAYPAL occidental
Capacidad de la fuente :100000pcs
Plazo de expedición :1-3 días
Detalles de empaquetado :Caja
Serie :CD4013 CMOS IC
Uso :Registro de cambio
Paquete :SOP14
Voltaje :3-18V
Característica :D-tipo balanceo estático
Nivel :Entrada y salida del Cmos
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

D-tipo en doble canal programable chancleta de IC CD4013BM96 SOIC-14 Cmos IC de la lógica de SMD

 

DESCRIPCIÓN

El dispositivo de CD4013B consiste en dos idénticos, dato-tipo independiente balanceos. Cada balanceo tiene datos independientes, el sistema, el reset, y entradas de reloj y salidas de Q y de Q. Estos dispositivos se pueden utilizar para los usos del registro de cambio, y, conectando Q hecho salir con la entrada de datos, para el contador y los usos de la palanca.

 

El nivel de la lógica presente en la entrada de D se transfiere al Q hecho salir durante la transición positivo-que va del impulso de reloj. Está fijando o reajustando la independiente del reloj y es lograda por un de alto nivel en el sistema o la línea del reset, respectivamente.

 

 

Los tipos de CD4013B se suministran en la dual-en-línea paquetes plásticos (sufijo) de E, 14 paquetes del pequeño-esquema del perno (los sufijos de M de 14 pernos, de la TA, de M96, y de NSR), y 14 fijan los paquetes finos del pequeño-esquema del encogimiento (los sufijos del picovatio y del PWR).

 

CARACTERÍSTICAS

 

Capacidad asincrónica del Sistema-reset
Operación del balanceo estático
Operación de velocidad mediana: Tarifa (típica) de la palanca del reloj de 16 megaciclos en la fuente 10-V
Características de salida simétricas estandardizadas
Corriente de entrada máxima de 1-µA en 18 V sobre la gama de temperaturas del paquete completo:
nA 100 en 18 V y 25°C
Margen de ruido (sobre la gama de temperaturas del paquete completo):
1 V en VDD = 5 V
2 V en VDD = 10 V
2,5 V en VDD = 15 V

 

Usos

Registro de cambio

Contador y palanca

 

 

 

 

Carro de la investigación 0