
Add to Cart
Entrada-salida programable 256 LE TQFP-100 de la familia 78 de Fpga LCMXO256C-3TN100C MachXO
Especificaciones
Cualidad de producto | Valor del atributo |
---|---|
Enrejado | |
Categoría de producto: | FPGA - Arsenal de puerta programable del campo |
LCMXO256C | |
256 LE | |
Entrada-salida 78 | |
1,71 V | |
3,465 V | |
0 C | |
+ 85 C | |
SMD/SMT | |
TQFP-100 | |
Bandeja | |
Marca: | Enrejado |
RAM distribuido: | kbit 2 |
Altura: | 1,4 milímetros |
Longitud: | 14 milímetros |
Frecuencia de funcionamiento máxima: | 500 megaciclos |
Número de bloques del arsenal de lógica - laboratorios: | LABORATORIO 32 |
Corriente de la fuente de funcionamiento: | 13 mA |
Voltaje de fuente de funcionamiento: | 1,8 V/2.5 V/3.3 V |
Descripción
El MachXO se optimiza para cumplir los requisitos de los usos dirigidos tradicionalmente por CPLDs
y capacidad baja FPGAs: lógica del pegamento, autobús que tiende un puente sobre, interconexión de autobús, control de ciclo inicial, y lógica de control.
Estos dispositivos reúnen las mejores características de los dispositivos de CPLD y de FPGA en un solo microprocesador
Características
• Permanente, infinitamente reconfigurable
• Inmediato-en – poderes para arriba en microsegundos
• El solo microprocesador, ninguna memoria externa de la configuración requirió
• Seguridad excelente del diseño, ninguna corriente mordida a interceptar
• Configure de nuevo SRAM basó lógica en milisegundos
• SRAM y puerto directo programable de la memoria permanente JTAG
• Programación del fondo de las ayudas de la memoria no volátil
• Modo de sueño
• Permite hasta la reducción actual estática 100x
• Reconfiguración de TransFR™ (TFR)
• Actualización de la lógica del área de la pista de aterrizaje mientras que el sistema actúa
• Alta entrada-salida a la densidad de la lógica
• 256 a 2280 LUT4s
• 73 a 271 I/Os con opciones extensas del paquete
• La migración de la densidad apoyó
• Empaquetado obediente sin plomo/de RoHS
• Memoria integrada y distribuida
• Bloque integrado sysMEM™ RAM de hasta 27,6 Kbits
• Hasta 7,7 Kbits distribuyeron RAM
• Lógica de control dedicada del primero en entrar, primero en salir
• Almacenador intermediario flexible de la entrada-salida
• El almacenador intermediario programable del sysIO™ apoya la amplia gama de interfaces:
• LVCMOS 3.3/2.5/1.8/1.5/1.2
• LVTTL
• PCI
• LVDS, autobús-LVDS, LVPECL, RSDS
• sysCLOCK™ PLLs
• Hasta dos PLLs análogo por el dispositivo
• El reloj se multiplica, divide, y defasador
• Ayuda a nivel sistema
• Exploración del límite del estándar 1149,1 de IEEE
• Oscilador a bordo
• Los dispositivos actúan con la fuente de alimentación de 3,3 V, de 2,5 V, de 1,8 V o de 1,2 V
• Programmin obediente del en-sistema de IEEE 1532
Guía comercial
Shiping | Período de entrega |
Para las piezas en existencia, las órdenes se estiman para enviar hacia fuera en 3 días. Una vez que está enviado, estimado plazo de expedición depende del abajo portadores que usted eligió: |
Tarifas de envío |
Después de confirmar la orden, evaluaremos el coste de envío basado en el peso de las mercancías |
|
Opciones de envío |
Proporcionamos DHL, Fedex, el ccsme, SF expreso, y el envío internacional registrado del correo aéreo. |
|
Seguimiento del envío |
Le notificaremos por el correo electrónico con número de seguimiento una vez que se envía la orden. |
|
Vuelta garantía |
Vuelta |
Las devoluciones se aceptan normalmente cuando están terminadas en el plazo de 30 días a partir de la fecha del envío. Las piezas deben ser inusitadas y en el empaquetado original. El cliente tiene que tomar la carga para el envío. |
Garantía |
Todas las compras de Retechip vienen con una política de devoluciones de devolución de 30 días, esta garantía no se aplicará a ningún artículo donde los defectos han sido causados por la operación incorrecta de la asamblea, del fracaso del cliente para seguir instrucciones, de producto de la modificación, negligente o incorrecta del cliente |
|
El ordenar |
Pago |
T/T, Paypal, tarjeta de crédito incluye la visa, amo, americano Expreso. |