
Add to Cart
el diagrama de la escalera/el transistor estándar del programa de C NPN hizo salir la CPU de CortexTM M3 del BRAZO
Descripción:
* CPU: CPU de CortexTM M3 del BRAZO.
* entrada de Digitaces: Entrada del transistor, tipo favorable del dren de la fuente.
* salida de Digitaces: Salida del transistor de NPN.
* entrada de alta velocidad: el AB bidireccional input/4-way separa la cuenta de alta velocidad.
Especificación:
Contador de tiempo | 256 100ms contador de tiempo x206 (0.1~3276.7 segundos), 10ms contador de tiempo x46 (0.01~327.67 segundos), 1ms contador de tiempo x4 (0.001~32.767 segundos) |
Contador | 235 |
Interrupción de alta velocidad | Interrupción de levantamiento y descendente de X0-X5 del borde, interrupción de tres vías de la sincronización |
Modelo de la ejecución de programa | Exploración de ciclo |
Velocidad de ejecución | 0.1us/1000AWL ENCENDIDO: 5us/OFF: 0.5us) |
Lenguaje de programación | Diagrama de la escalera/programa de C estándar (ambos pueden ser utilizados) |
PORT1/PORT2 | ||
Pin1 | Rx- (B) (PORT2 RS485) | ![]() |
Pin2 | RxD (PORT1 RS232) | |
Pin3 | TxD (PORT1 RS232) | |
Pin4 | NA | |
Pin5 | Tierra | |
Pin6 | Rx+(A) (PORT2 RS485) | |
Pin7 | NA | |
Pin8 | NA | |
Pin9 | NA |