
Add to Cart
La nueva familia del dispositivo del ciclón IV FPGA de Altera amplía la dirección de la serie de FPGA del ciclón en proveer del mercado más barato, el FPGAs más de baja potencia, ahora una variante del transmisor-receptor. Los dispositivos del ciclón IV se apuntan a los usos en grandes cantidades, coste-sensibles, permitiendo a diseñadores de sistema cumplir requisitos cada vez mayores del ancho de banda mientras que bajan costes.
Empleado un proceso de baja potencia optimizado, la familia del dispositivo del ciclón IV ofrece las dos variantes siguientes:
El poder E-más bajo del ciclón IV, alta función con el más barato
El poder GX-más bajo del ciclón IV y el FPGAs más barato con 3,125 transmisores-receptores de los Gbps
Especificación: EP de la tecnología 1.2V 144-Pin EQFP de las células 60nm de la familia 22320 de EP4CE22E22 IC-FPGA Cyclone® IV E
Categoría
|
Interfaz - conductores, receptores, transmisores-receptores
|
Mfr
|
ALTERA
|
Serie
|
FPGA IC |
Situación de la parte
|
Activo
|
UE RoHS | Obediente |
ECCN (LOS E.E.U.U.) | EAR99 |
Situación de la parte | Activo |
HTS | 8542330001 |
Automotriz | No |
PPAP | No |
Apellido | Cyclone® IV E |
Tecnología de proceso | 60nm |
Usuario I/Os | 79 |
Número de bancos de la entrada-salida | 8 |
Voltaje de fuente de funcionamiento (v) | 1,2 |
Elementos de lógica | 22320 |
Número de multiplicadores | 66 (18x18) |
Tipo de la memoria del programa | SRAM |
Memoria integrada (Kbit) | 594 |
Número total de bloque RAM | 66 |
Base del IP | codificador 2000 del JPEG del estado latente del Sub-marco (BA130)|EtherCAT|RapidIO al regulador del puente de AXI (RAB)|EtherNET/IP|DS1/E1 TDM sobre base del IP del paquete |
Nombre del proveedor | Sílice de Barco/automatización de Mobiveil, Inc /Beckhoff GmbH/Softing AG/Aimvalley |
Unidades de la lógica del dispositivo | 22320 |
Número de relojes globales | 20 |
Número de dispositivo de DLL/PLLs | 4 |
Programabilidad | Sí |
Ayuda de Reprogrammability | No |
Protección anticopia | No |
Programabilidad del En-sistema | No |
Grado de la velocidad | 6 |
Estándares diferenciados de la entrada-salida | LVPECL|LVDS|RSDS|SSTL|HSTL|B-LVDS |
Estándares de terminación única de la entrada-salida | PCI-X|SSTL|HSTL|LVTTL|LVCMOS|PCI |
Interfaz externo de la memoria | RDA SDRAM|QDRII+SRAM|DDR2 SDRAM |
Voltaje de fuente mínimo de funcionamiento (v) | 1,16 |
Voltaje de fuente máximo de funcionamiento (v) | 1,24 |
Voltaje de la entrada-salida (v) | 3|2,5|1,8|1,5|1,2|3,3 |
Temperatura de funcionamiento mínima (°C) | 0 |
Temperatura de funcionamiento máximo (°C) | 85 |
Grado de la temperatura del proveedor | Anuncio publicitario |
Marca registrada | Ciclón |
Paquete del proveedor | EP DE EQFP |
Pin Count | 144 |
Nombre del paquete estándar | QFP |
Montaje | Soporte superficial |
Altura del paquete | 1,45 |
Longitud del paquete | 20 |
Anchura del paquete | 20 |
El PWB cambió | 144 |
Forma de la ventaja | Gaviota-ala |
Clasificaciones ambientales y de la exportación
CUALIDAD | DESCRIPCIÓN |
---|---|
Situación de RoHS | ROHS3 obediente |
Nivel de la sensibilidad de humedad (MSL) | 3 (168 horas) |
Situación del ALCANCE | ALCANCE inafectado |
ECCN | 3A991B1A |
HTSUS | 8542.32.0071 |
La mayoría del FPGA popular ICs: