SAB80C166-M # Cmos de 16 bits solo - rendimiento tecnologías AG de la marca de Chip Microcontroller Infineon alto
Los parámetros introducen:
●CPU de 16 bits del alto rendimiento con la tubería 4-Stage
●duración de ciclo de instrucción de 100 ns en el reloj de la CPU de 20 megaciclos
●multiplicación de 500 ns (16 × 16 mordido), 1 división de los µs (32/16 mordieron)
●Instalaciones boleanas aumentadas de la manipulación mordida
●Diseño basado en los registros con los bancos de registro variables múltiples
●Ayuda de la transferencia de contexto del Solo-ciclo
●Espacio de dirección linear de hasta 256 kilobytes para el código y los datos
●1 En-microprocesador RAM del kilobyte
●ROM del En-microprocesador de 32 kilobytes (SAB 83C166 único)
●Características externas programables del autobús para diversas gamas de dirección
●ómnibus de datos externos de 8 bits o de 16 bits
●La dirección/los datos externos multiplexados o demultiplexados ómnibus
●Lleve a cabo y Control-reconozca la ayuda del arbitraje del autobús
●Área del registro de la función especial del En-microprocesador de 512 bytes
●Modos de la marcha lenta y del poder abajo
●Los datos Interrupción-conducidos 8-canal del Solo-ciclo transfieren instalaciones vía acontecimiento periférico
Regulador (CPE)
●sistema de interrupción 16-Priority-Level
●Convertidor del A/D del pedazo del 10-canal 10 con tiempo de la conversión de 9,7 µs
●la captura 16-Channel/compara la unidad
●Dos unidades de fines generales multifuncionales del contador de tiempo con 5 contadores de tiempo
●Dos canales seriales (USARTs)
●Reloj de vigilancia programable
●Hasta 76 líneas de fines generales de la entrada-salida
●Apoyado por una gran cantidad de herramientas de desarrollo como compiladores C, paquetes del macroensamblador,
Emuladores, Comités de Evaluación, HLL-depuraciones, simuladores, desensambladores del analizador de lógica,
Tableros programados
●Cargador de arranque del En-microprocesador
●paquete plástico de 100-Pin MQFP (EIAJ)
Descripción funcional
La arquitectura del SAB 80C166 combina ventajas de los procesadores del RISC y del CISC y
de subsistemas periféricos avanzados de una manera muy bien-equilibrada. Bloque diagrama siguiente da
una descripción de los diversos componentes del en-microprocesador y del autobús interno del ancho de banda avanzado, alto
estructura del SAB 80C166.
Nota: Todas las especificaciones del tiempo refieren a un reloj de la CPU de 20 megaciclos (véase la definición en la sección de las características de la CA)

Organización de la memoria
La memoria del SAB 80C166 se configura en una arquitectura de Von Neumann que signifique
esa memoria del código, la memoria de los datos, los registros y los puertos de la entrada-salida se organizan dentro del mismo linear
espacio de dirección que incluye 256 kilobytes. La extensión del espacio de dirección a 16 MBYTEs se proporciona para
versiones futuras. La memoria entera puede ser bytewise o wordwise alcanzado. Detalle
las porciones de la memoria del en-microprocesador se han hecho además directamente pedazo direccionable.
El SAB 83C166 contiene 32 kilobytes de la ROM máscara-programable del en-microprocesador para el código o el constante
datos. La ROM se puede trazar al segmento 0 o al segmento 1.
1 kilobyte del en-microprocesador RAM se proporciona como almacenamiento para las variables definidas por el usario, para la pila del sistema,
bancos de registro de fines generales e incluso para el código. Un banco de registro puede consistir en hasta 16 por todo el mundo
(R0 a R15) y/o (RL0, RH0,…, RL7, RH7) supuestos registros de fines generales bytewide (GPRs).
512 bytes del espacio de dirección son reservados para el área del registro de la función especial. SFRs es
registros mundiales que se utilizan para las funciones el controlar y de supervisión del diverso en-microprocesador
unidades. 98 SFRs se ejecutan actualmente. Las direcciones inusitadas de SFR son reservadas para el futuro
miembros de la familia del SAB 80C166.
Para cubrir las necesidades de los diseños donde se requiere más memoria que se proporciona en microprocesador, encima de
a 256 kilobytes de RAM externo y/o de la ROM puede ser conectado con el microcontrolador.
Tehcnology Co., Ltd. de la electrónica de la tienda de delicatessen
www.zd_zd_icmemorychip.com
www.deli-ic.com
Correo electrónico: sales3@deli-ic.com
Skype: hkdeli881
Contacto: VIVI-CHEN