
Add to Cart
Esta 480x272 resolución LCD TFT es una exhibición legible de la luz del sol con la interfaz paralela de 8 bits o de 16 bits. Esta exhibición del LCD se equipa de un contraluz potente para la visibilidad en condiciones de iluminación brillantes, incluyendo luz del sol directa. El monitor LCD también tiene un regulador incorporado de T.B.D, conexión de la entrada-salida de FFC ZIF, es RoHS obediente y tiene una pantalla táctil resistente de 4 alambres.
Característica general
Artículo |
Valor estándar |
Unidad |
||
Tamaño de la exhibición |
4,3 |
Pulgada |
||
Número de pixeles |
480x272 |
puntos |
||
Área activa |
95.04x53.86m m |
milímetro |
||
Dimensión del esquema |
105.46x67.11x4.60m m |
milímetro |
||
Dirección de visión |
En punto LLENO |
- | ||
Interfaz |
Ayudas SPI/Dual SPI/Quard SPI e interfaces de 8 bits y de 16 bits de MCU |
- |
||
Conductor IC |
T.B.D | - | ||
Conductor Condition |
VCI=3.3V (tipo) |
V |
||
Contraluz |
Maneras blancas del serial 2 de LED/12 PCS/6 PCS paralelas |
- | ||
Panel táctil |
TACTO DE WHITOUT | |||
Conductor IC del CTP |
- | - | ||
Conductor Condition |
VDD=3.3V |
V |
||
Operación de TFT EN |
-30 ~ +80 |
℃ |
||
Almacenamiento de TFT EN |
-30 ~ +85 |
℃ |
TFT Pin Description
Pin NO. |
Símbolo |
Descripción |
1 | YU/INT |
Pernos de control de tacto del Res, no conectados cuando es parado |
2 | XL/RTN |
Pernos de control de tacto del Res, no conectados cuando es parado |
3 | YD/SDA |
Pernos de control de tacto del Res, no conectados cuando es parado |
4 | XR/SCL |
Pernos de control de tacto del Res, no conectados cuando es parado |
5 | CTP-VDD |
Fuente de alimentación del CTP |
6 | VCI |
Fuente de alimentación |
7 | NC |
Ninguna conexión |
8 | LEDK |
Cátodo del LED |
9 | NC |
Ninguna conexión |
10 | LEDA |
Ánodo del LED |
11 | NC |
Ninguna conexión |
12 |
SPI4W |
SPI estándar 3/4-wire selecto. SPI4W= " VCI”, 4 alambre SPI.SPI4W= " tierra”, 3 alambre SPI |
13 | NC |
Ninguna conexión |
14 | IM1 |
Selección del interfaz, sistema por IM [~ 0] pernos 1 |
15 | NC |
Ninguna conexión |
16 | IM0 |
Selección del interfaz, sistema por IM [~ 0] pernos 1 |
17 ~ 24 | DB [0 ~ 7] |
Ómnibus de datos de la interfaz paralela |
25 ~ 32 | DB [8 ~15] |
Ómnibus de datos de la interfaz paralela |
33 | RESX |
Reset global. Alto bajo, interno activo del tirón |
34 |
WR |
Write permitir en la interfaz paralela de MCU La entrada de reloj en el interfaz de SPI, tira de alto internamente |
35 |
SDA |
Entrada y salida, punto bajo interno de datos de la comunicación serial del tirón. |
36 | CS |
Microprocesador selecto, alto interno del tirón |
37 |
RD |
Lea para permitir la entrada en la interfaz paralela de MCU y para tirar de ella arriba internamente. |
38 |
D/CX |
Bandera de los datos o del comando, alto interno del tirón. DCX = “VCI” es datos; DCX = “tierra” es comando |
39 ~ 40 | Tierra |
Tierra de la fuente de alimentación |
Todos los productos
Prueba de la confiabilidad | Los clientes pueden esperar que todas las piezas de la producción cumplan o excedan requisitos operativos sobre temperatura, humedad, y la vibración. |
Limpieza de cristal | Los clientes pueden esperar de cristal ser protegido por los trazadores de líneas y actual atento de los estándares de la limpieza. Esto significa que el vidrio será limpio de los contaminantes, de las huellas dactilares, y del otro material extranjero. |
Aspecto del bisel | Los biseles serán pintados uniformemente libremente de materiales extranjeros y de distraer defectos cosméticos. Nuestros estándares mantienen una superficie rasguño-libre limpia. |
Aspecto del PWB | Los PWB se entregan con confiabilidad a largo plazo en mente. Los finales están libres de las burbujas, contaminantes extranjeros, y cumplen todos los requisitos del fuego de la UL. Los materiales del PWB serán entregados siempre dentro de normas de la industria. Los bordes del PWB serán cortados limpio y vacío de rebabas. |