
Add to Cart
2.0m m DDR3, DDR4, interposición PCBs, del zócalo LPDDR5 capa 4-2-4 apilan para arriba
Las disposiciones del PWB para los diseños DDR4 requieren el planeamiento cuidadoso salir la mayoría de su hardware. Deben también cubrir las demandas rigurosas de los requisitos de memoria de hoy. Varios factores, incluyendo conexiones y la asignación de espacio críticas, gobiernan las etapas de diseño iniciales, como los diseñadores deben satisfacer especificaciones del diseño y las topologías del encaminamiento para la puesta en práctica acertada.
Las placas de circuito deben seguir la encaminamiento y mejores prácticas del PWB de manejar eficazmente datos. El no poder hacer tan puede dar lugar a varios problemas incluyendo emisiones y susceptibilidad irradiadas. Usted debe también emplear las técnicas apropiadas para las gamas de datos entre 1,6 y 3,2 Gbps, fan-salidas en grande, y altas tarifas del borde para mantener tasas de error bajas. La falta de técnica de diseño apropiada puede comprometer integridad de señal y llevar a la interferencia dando por resultado inquietud excesiva.
2 . Especificaciones:
Nombre | 2.0m m DDR3, DDR4 interposición PCBs |
Número de capas | 4-2-4 capas |
Grado de calidad | Clase 2, clase 3 de IPC 6012 de IPC 6012 |
Material | Materiales sin plomo |
Grueso | 2.0m m |
Min Track /Spacing | 3/3mil |
Min Hole Size | perforación del laser de 0.075m m |
Máscara de la soldadura | Verde |
Serigrafía | Blanco |
Final superficial | Oro de la inmersión |
Cobre acabado | 1OZ |
Plazo de ejecución | 28-35 días |
Servicio rápido de la vuelta | Sí |
1 . Descripciones:
¿Cuál es los cambios de la disposición del PWB necesarios para la puesta en práctica DDR4?
DDR4 o la tarifa de datos doble 4 viene en dos tipos distintos del módulo. So-DIMM o módulos en línea duales de la memoria del pequeño esquema (260-pins) que son funcionando en dispositivos computacionales portátiles como los ordenadores portátiles. El otro tipo del módulo es DIMM o los módulos en línea duales de la memoria (288-pins) que son funcionando en dispositivos como las mesas y los servidores.
Así pues, el primer cambio en arquitectura es, por supuesto, debido a la cuenta de perno. La iteración anterior (DDR3) utiliza 240 pernos para un DIMM y 204 pernos para un So-DIMM. Considerando que haber mencionado previamente, DDR4 utiliza 288 pernos para su uso de DIMM. Con el aumento en pernos o contactos, DDR4 ofrece capacidades más altas de DIMM, integridad de datos aumentada, una velocidad más rápida de la transferencia directa, y un aumento en eficacia de poder.
El acompañamiento de esta mejora total en funcionamiento es también un diseño curvado (la parte inferior) que permite mejor, un accesorio más seguro, y lo mejora estabilidad y fuerza durante la instalación. También, hay las pruebas por banco que confirman que DDR4 ofrece un aumento del 50% en funcionamiento y puede alcanzar hasta 3.200 MTs (transferencias mega por en segundo lugar).
Además, alcanza estos aumentos en funcionamiento a pesar de usar menos poder; 1,2 voltios (por DIMM) en vez del requisito de 1,5 a 1,35 voltios de su precursor. Todos estos cambios significan que los diseñadores del PWB deben valorar de nuevo su acercamiento del diseño para la puesta en práctica de DDR4.