CHUANGXINDA ELECTRONICS-TECH CO., LIMITÓ

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Miembro activo
5 Años
Casa / Productos / ALTERA FPGA Chip /

Microprocesador de 5SGXMA5K2F40C3N 14.1Gb/S 900mV ALTERA FPGA

Contacta
CHUANGXINDA ELECTRONICS-TECH CO., LIMITÓ
Ciudad:shenzhen
Provincia / Estado:guangdong
País/Región:china
Persona de contacto:CXDA-FPGA
Contacta

Microprocesador de 5SGXMA5K2F40C3N 14.1Gb/S 900mV ALTERA FPGA

Preguntar último precio
Number modelo :5SGXMA5K2F40C3N
Cantidad de orden mínima :1 PCS
Condiciones de pago :T/T, Western Union, Paypal, garantía comercial, tarjeta de crédito
Capacidad de la fuente :108 PC
Plazo de expedición :3-5 día
Detalles de empaquetado :Empaquetado del estándar internacional
Categoría :IC FPGA
Condición :Original 100%, a estrenar y original, nueva
Serie :Stratix V GX
Número de bloques del arsenal de lógica - laboratorios :4224
Número de I/Os :Entrada-salida 696
Voltaje de fuente de funcionamiento :900 milivoltio
Paquete/caso :FBGA-1517
Tarifa de datos :14,1 Gb/s
Servicio :BOM Kitting
Plazo de ejecución :En existencia, contacto nosotros
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

Entrada-salida Stratix V GX del microprocesador FBGA-1517 696 de 5SGXMA5K2F40C3N ALTERA FPGA

 

Cualidad de producto Valor del atributo
Intel
FPGA - Arsenal de puerta programable del campo
Stratix V GX
490000
185000
Entrada-salida 696
900 milivoltio
0 C
+ 70 C
SMD/SMT
FBGA-1517
Bandeja
Tarifa de datos: 14,1 Gb/s
Serie: Stratix V GX 5SGXA5
Marca: Intel/Altera
Humedad sensible:
Número de transmisores-receptores: Transmisor-receptor 36
Tipo de producto: FPGA - Arsenal de puerta programable del campo
Cantidad del paquete de la fábrica: 21
Subcategoría: Lógica programable ICs
Memoria total: 50,65 Mbit
Marca registrada: Stratix V FPGA
Parte # alias: 966535

 

Stratix V ofrece el resumen• tecnología de proceso de 28 nanómetro TSMC
• voltaje de la base 0.85-V o 0.9-V
• transmisores-receptores 28.05-Gbps en los dispositivos de Stratix V GT
• Remuneración electrónica de la dispersión (EDC) para XFP, SFP+, QSFP, ayuda óptica del módulo del CFP
• Igualación de reacción linear y de decisión adaptante
• Pre-énfasis y desacentuación del transmisor
• Reconfiguración dinámica de canales individuales
• instrumentación del En-microprocesador (supervisión no-intrusa del ojo de los datos de EyeQ)
• 600-Megabits por segundo (Mbps) a la capacidad de la tarifa de datos 12.5-Gbps
• 1.6-Gbps LVDS
• interfaz externo de la memoria 1,066-MHz
• terminación del En-microprocesador (OCT)
• 1.2-V a 3.3-V que interconecta para todos los dispositivos de Stratix V
• Protocol stack Gen3, Gen2, y Gen1 de PCIe, punto final x1/x2/x4/x8 y puerto completos de la raíz
• Substrato de codificación físico de Interlaken (PCS)
• Gigabit Ethernet (GbE) y XAUI PCS
• 10G Ethernet PCS
• RapidIO® serial (SRIO) PCS
• Interfaz de radio público común (CPRI) PCS
• Establecimiento de una red óptico pasivo del gigabit (GPON) PCS
• Tecnología programable del poder
• Análisis integrado del poder de Quartus II PowerPlay

 

 Microprocesador de 5SGXMA5K2F40C3N 14.1Gb/S 900mV ALTERA FPGA

Carro de la investigación 0