CHUANGXINDA ELECTRONICS-TECH CO., LIMITÓ

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Miembro activo
5 Años
Casa / Productos / ALTERA FPGA Chip /

5SGSMD5K2F40I3N 172600 entrada-salida Stratix V GS de los laboratorios 696

Contacta
CHUANGXINDA ELECTRONICS-TECH CO., LIMITÓ
Ciudad:shenzhen
Provincia / Estado:guangdong
País/Región:china
Persona de contacto:CXDA-FPGA
Contacta

5SGSMD5K2F40I3N 172600 entrada-salida Stratix V GS de los laboratorios 696

Preguntar último precio
Number modelo :5SGSMD5K2F40I3N
Cantidad de orden mínima :1 PCS
Condiciones de pago :T/T, Western Union, Paypal, garantía comercial, tarjeta de crédito
Capacidad de la fuente :108 PC
Plazo de expedición :3-5 día
Detalles de empaquetado :Empaquetado del estándar internacional
Categoría :IC FPGA
Condición :Original 100%, a estrenar y original, nueva
Serie :Stratix V GS
Número de bloques del arsenal de lógica - laboratorios :172600
Número de I/Os :Entrada-salida 696
Voltaje de fuente de funcionamiento :900 milivoltio
Paquete/caso :FBGA-1517
Tarifa de datos :14,1 Gb/s
Servicio :BOM Kitting
Plazo de ejecución :En existencia, contacto nosotros
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

Entrada-salida Stratix V GS del microprocesador FBGA-1517 696 de 5SGSMD5K2F40I3N ALTERA FPGA

 

Cualidad de producto Valor del atributo
Intel
FPGA - Arsenal de puerta programable del campo
Stratix V GS
457000
172600
Entrada-salida 696
900 milivoltio
- 40 C
+ 85 C
SMD/SMT
FBGA-1517
Bandeja
Tarifa de datos: 14,1 Gb/s
Serie: Stratix V GS 5SGSD5
Marca: Intel/Altera
Bloque integrado RAM - EBR: 5,27 Mbit
Humedad sensible:
Número de transmisores-receptores: Transmisor-receptor 36
Tipo de producto: FPGA - Arsenal de puerta programable del campo
Cantidad del paquete de la fábrica: 21
Subcategoría: Lógica programable ICs
Memoria total: 44,27 Mbit
Marca registrada: Stratix V FPGA
Parte # alias: 969604

 

Stratix V ofrece el resumen• tecnología de proceso de 28 nanómetro TSMC
• ALM aumentado con cuatro registros
• Mejorado el encaminamiento de arquitectura reduce la congestión y mejora para compilar épocas
• M20K: 20-Kbit con el código de la corrección del hard error (ECC)
• MLAB: pedazo 640
• Funcionamiento de hasta 600 megaciclos
• Nativo tratamiento de señales de la ayuda con la precisión que se extiende de 9x9 hasta 54x54
• Nuevos 27x27 nativos multiplican modo
• acumulador y cascada 64-bit para las respuestas de impulso finitas sistólicas (abetos)
• Memoria interna integrada del coeficiente
• la Pre-serpiente/sustractor mejora eficacia
• El número creciente de salidas permite multiplicadores más independientes
• Modo fraccionario con la modulación de la delta-sigma del tercero-orden
• Modo del número entero
• Síntesis del reloj de la precisión, remuneración del retraso del reloj, y almacenador intermediario cero del retraso (ZDB)
• sincronización de la tela 800-MHz
• Global, cuadrante, y redes periféricas del reloj
• Las redes inusitadas del reloj se pueden accionar abajo para reducir poder dinámico
• Gigabit Ethernet (GbE) y XAUI PCS
• 10G Ethernet PCS
• RapidIO® serial (SRIO) PCS
• Interfaz de radio público común (CPRI) PCS
• Establecimiento de una red óptico pasivo del gigabit (GPON) PCS
• Tecnología programable del poder
• Análisis integrado del poder de Quartus II PowerPlay



 

 5SGSMD5K2F40I3N 172600 entrada-salida Stratix V GS de los laboratorios 696

Etiquetas de productos:
Carro de la investigación 0