Condiciones de pago :T/T, Western Union, Paypal, garantía comercial, tarjeta de crédito
Capacidad de la fuente :126 PC
Plazo de expedición :3-5 día
Detalles de empaquetado :Empaquetado del estándar internacional
Categoría :IC FPGA
Condición :Original 100%, a estrenar y original, nueva
Serie :Arria II GZ
Número de bloques del arsenal de lógica - laboratorios :11920
Número de I/Os :Entrada-salida 554
Voltaje de fuente de funcionamiento :1,5 V a 3,3 V
Paquete/caso :FBGA-1152
Tarifa de datos :600 Mb/s a 6,375 Gb/s
Servicio :BOM Kitting
Plazo de ejecución :En existencia, contacto nosotros
more
Contacta
Add to Cart
Buscar vídeos similares
Ver descripción del producto
Entrada-salida Arria II GZ del microprocesador FBGA-1152 554 de EP2AGZ300FF35I4N ALTERA FPGA
Cualidad de producto
Valor del atributo
Intel
FPGA - Arsenal de puerta programable del campo
Arria II GZ
298000
11920
Entrada-salida 554
1,5 V a 3,3 V
- 40 C
+ 85 C
SMD/SMT
FBGA-1152
Bandeja
Tarifa de datos:
600 Mb/s a 6,375 Gb/s
Serie:
Arria II GZ
Marca:
Intel/Altera
Bloque integrado RAM - EBR:
kbit 3725
Frecuencia de funcionamiento máxima:
540 megaciclos
Humedad sensible:
Sí
Número de transmisores-receptores:
16/24 transmisor-receptor
Tipo de producto:
FPGA - Arsenal de puerta programable del campo
Cantidad del paquete de la fábrica:
24
Subcategoría:
Lógica programable ICs
Memoria total:
kbit 18413
Marca registrada:
Arria
Parte # alias:
971029
Los dispositivos de Arria II GX han dedicado los bancos de la configuración en el banco 3C y 8C, que apoyan los pernos dedicados de la configuración y algunos de los pernos de doble finalidad con a esquema de la configuración en 1,8, 2,5, 3,0, y 3,3 V. Para los dispositivos de Arria II GZ, los pernos dedicados de la configuración están situados en el banco 1A y el banco 1C. Sin embargo, este los bancos no son bancos dedicados de la configuración; por lo tanto, los pernos de la entrada-salida del usuario están disponibles en el banco 1A y el banco 1C.
Perno dedicado de VCCIO, de VREF, y de VCCPD por el banco de la entrada-salida para permitir estándares voltaje-referidos de la entrada-salida. Cada banco de la entrada-salida puede actuar en la independiente VCCIO, VREF, y Niveles de VCCPD.
Interfaces externos de Auto-calibración de la memoria ■Estructura de la entrada-salida aumentada para proporcionar la ayuda flexible y rentable para diversos tipos de interfaces de la memoria ■Contiene características tales como las agrupaciones de perno de OCT y de DQ/DQS para permitir la puesta en práctica rápida y robusta de diversos estándares de la memoria ■Un megafunction de auto-calibración está disponible en el software de Quartus II para RDA SDRAM, DDR2 SDRAM, DDR3 SDRAM, interfaz de la memoria de RLDRAM II PHYs; el megafunction se aprovecha de la característica de la reconfiguración de dinámica de PLL para calibrar basado en los cambios del proceso, del voltaje, y de la temperatura (PVT).