Condiciones de pago :T/T, Western Union, Paypal, garantía comercial, tarjeta de crédito
Capacidad de la fuente :350 PCS
Plazo de expedición :3-5 día
Detalles de empaquetado :Empaquetado del estándar internacional
Categoría :Lógica programable ICs
Condición :Original 100%, a estrenar y original, nueva
Número de I/Os :Entrada-salida 692
Producto :Virtex-II favorable
Paquete/caso :FBGA-1152
RAM distribuido :kbit 606
Bloque integrado RAM - EBR :kbit 3456
Frecuencia de funcionamiento máxima :300 megaciclos
Servicio :BOM Kitting
Plazo de ejecución :En existencia, contacto nosotros
more
Contacta
Add to Cart
Buscar vídeos similares
Ver descripción del producto
Entrada-salida Virtex-II del microprocesador FBGA-1152 692 de XC2VP40-5FF1152I Xilinx FPGA favorable
Cualidad de producto
Valor del atributo
Xilinx
FPGA - Arsenal de puerta programable del campo
Virtex-II favorable
43632
Entrada-salida 692
1,5 V
- 40 C
+ 100 C
SMD/SMT
FBGA-1152
Tarifa de datos:
4,25 Gb/s
Serie:
XC2VP40
Marca:
Xilinx
RAM distribuido:
kbit 606
Bloque integrado RAM - EBR:
kbit 3456
Frecuencia de funcionamiento máxima:
300 megaciclos
Humedad sensible:
Sí
Número de transmisores-receptores:
Transmisor-receptor 12
Tipo de producto:
FPGA - Arsenal de puerta programable del campo
Cantidad del paquete de la fábrica:
1
Subcategoría:
Lógica programable ICs
Marca registrada:
Virtex
Resumen de las favorables X características de Virtex-II Pro™/de Virtex-II
• Jerarquía de memoria de SelectRAM+ - Mb hasta 8 de Dual-puerto verdadero RAM en 18 recursos del bloque SelectRAM+ del Kb - Kb hasta 1.378 de recursos distribuidos de SelectRAM+ - Interfaces de alto rendimiento a la memoria externa
• Funciones aritméticas - 18 bloques mordidos dedicados del multiplicador del pedazo x 18 - Rápido anticipe llevan cadenas de la lógica
• Recursos flexibles de la lógica - Hasta 88.192 registros internos/cierres con el reloj permiten - Hasta 88.192 tablas de operaciones de búsqueda (LUTs) o registros de cambio cascadable pedazos de la variable (1 a 16) - Multiplexores y ayuda anchos de la función de la ancho-entrada - Cadena de la cascada y ayuda horizontales de los Suma-de-productos - El transportar interno de 3 estados
• Conjunto de circuitos de alto rendimiento de la gestión del reloj - Hasta doce módulos del encargado de reloj de Digitaces (DCM) · De-posición oblicua exacta del reloj · Síntesis flexible de la frecuencia · Defasador de alta resolución - 16 almacenadores intermediarios globales del multiplexor del reloj en todas las piezas
Descripción general
El Virtex-II las favorables X familias favorables y de Virtex-II contiene la plataforma FPGAs para los diseños que se basan en corazones del IP y módulos modificados para requisitos particulares. La familia incorpora transmisores-receptores del multi-gigabit y bloques de la CPU de PowerPC en Virtex-II favorable Serie de la arquitectura de FPGA. Autoriza las soluciones completas para la telecomunicación, radio, establecimiento de una red, vídeo, y Usos de DSP.
Los 0,13 procesos marginal del cobre de la nueve-capa del µm Cmos y arquitectura de Virtex-II la favorable se optimizan para el alto diseños del funcionamiento en una amplia gama de densidades. Combinar una amplia variedad de características flexibles y los corazones del IP, La favorable familia de Virtex-II aumenta capacidades programables del diseño de la lógica y es una alternativa potente a órdenes de puerta máscara-programados.