Add to Cart
Arsenal de puerta programable del campo de XC4VSX55-10FF1148I 1148FCBGA FPGA
| Cualidad de producto | Valor del atributo |
|---|---|
| Xilinx | |
| FPGA - Arsenal de puerta programable del campo | |
| Virtex-4 | |
| 55296 | |
| Entrada-salida 640 | |
| 1,2 V | |
| - 40 C | |
| + 100 C | |
| SMD/SMT | |
| FCBGA-1148 | |
| Serie: | XC4VSX55 |
| Marca: | Xilinx |
| RAM distribuido: | kbit 384 |
| Bloque integrado RAM - EBR: | kbit 5760 |
| Frecuencia de funcionamiento máxima: | 500 megaciclos |
| Humedad sensible: | Sí |
| Tipo de producto: | FPGA - Arsenal de puerta programable del campo |
| Cantidad del paquete de la fábrica: | 1 |
| Subcategoría: | Lógica programable ICs |
• Tres familias — LX/SX/FX
- Virtex-4 LX: Solución de alto rendimiento de los usos de la lógica
- Virtex-4 SX: Solución de alto rendimiento para los usos del procesamiento de señales digitales (DSP)
- Virtex-4 FX: Solución de alto rendimiento, completamente equipada para los usos integrados de la plataforma
• Tecnología del reloj de Xesium™
- Bloques del encargado de reloj de Digitaces (DCM)
- Divisores fase-hechos juego adicionales del reloj (PMCD)
- Relojes globales diferenciados
• Rebanada de XtremeDSP™
- 18 x 18, el complemento de los two, firmaron multiplicador
- Etapas opcionales de la tubería
- Acumulador incorporado (48-bit) y serpiente/restador
• Smart RAM Memory Hierarchy
- RAM distribuido
- bloques del Dual-puerto 18-Kbit RAM
· Etapas opcionales de la tubería
· La lógica programable opcional del primero en entrar, primero en salir remaps automáticamente las señales de RAM como señales del primero en entrar, primero en salir
- El interfaz de la memoria de alta velocidad apoya RDA y DDR-2 SDRAM, QDR-II, y RLDRAM-II.
