Grupo de ChongMing (HK) Co. internacional, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Miembro activo
3 Años
Casa / Productos / Integrated Circuit Chips /

Protocolo del microprocesador LVDS del circuito integrado del transmisor de SN65LVDS93ADGG 84A DGGR Flatlink

Contacta
Grupo de ChongMing (HK) Co. internacional, Ltd
Ciudad:shenzhen
País/Región:china
Persona de contacto:MsDoris Guo
Contacta

Protocolo del microprocesador LVDS del circuito integrado del transmisor de SN65LVDS93ADGG 84A DGGR Flatlink

Preguntar último precio
Cantidad de orden mínima :10pcs
Condiciones de pago :T/T, Western Union, Paypal
Capacidad de la fuente :10000pcs
Plazo de expedición :en existencia 2-3days
Detalles de empaquetado :Carrete
Number modelo :SN65LVDS84AQDGGR
Lugar del origen :China
Descripción :3.78Gbps el serializador 28 entró 4 la salida 56-TSSOP
Serie :FlatLink™
Protocolo :El LVDS
Número de conductores/de receptores :4/0
Voltagem - Suministro :3 V ~ 3,6 V
Temperatura de funcionamiento :-40°C ~ 125°C
Paquete :48-TFSOP
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

SN65LVDS84AQDGGR Chip de circuito integrado IC Transmisor de enlace plano

Los transmisores SN75LVDS84A y SN65LVDS84AQ FlatLink contienen tres registros de cambio de carga paralela en serie de 7 bits,

Estas funciones permiten 21 bits de transmisión de señales de un solo extremo a través de un circuito integrado de cuatro conductores de línea de señalización diferencial de baja tensión (LVDS).

Los datos LVTTL se transmitirán sincrónicamente a través de 3 conductores de par equilibrado para su recepción por un receptor compatible, como el SN75LVDS82

o SN75LVDS86/86A.

Cuando se transmite, los bits de datos D0 - D20 se cargan cada uno en los registros del "LVDS84A en el borde de caída.

El PLL interno está bloqueado por frecuencia a CLKIN y luego se utiliza para descargar los registros de datos en trozos de 7 bits.

Las tres corrientes serias y un reloj bloqueado por fase (CLKOUT) son luego emitidos a los controladores de salida LVDS. La frecuencia de CLKOUT es la misma que el reloj de entrada, CLKIN.El LVDS84A no requiere componentes externos y poco o ningún control.

El bus de datos aparece igual en la entrada del transmisor y la salida del receptor con la transmisión de datos transparente para el usuario.

La única intervención del usuario es el posible uso de la entrada activa baja de apagado/despeje (SHTDN) para inhibir el reloj y apagar los controladores de salida LVDS para reducir el consumo de energía.Un nivel bajo en esta señal borra todos los registros internos a un nivel bajo.

El SN75LVDS84A está caracterizado para funcionar a temperaturas de aire libre ambiente de 0°C a 70°C.

El SN65LVDS84AQ está caracterizado para funcionar en todo el rango de temperatura automotriz de -40 °C a 125 °C.

Atributos del producto Seleccionar todos
Fabricante Las acciones de Texas Instruments
Serie FlatLinkTM
Embalaje Cintas y bobinas (TR)
Estado de las partes Actividad
El tipo El conductor
El Protocolo El LVDS
Número de conductores/receptores 4/0
Las demás: -
Tasa de datos -
Voltagem - Suministro 3 V ~ 3,6 V
Temperatura de funcionamiento -40 °C ~ 125 °C
Tipo de montaje Montura de la superficie
Envase / estuche 48-TFSOP (0,240", 6,10 mm de ancho)
Paquete de dispositivos del proveedor 48-TSSOP

Carro de la investigación 0