Grupo de ChongMing (HK) Co. internacional, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Miembro activo
3 Años
Casa / Productos / Flash Memory IC Chip /

MT48LC4M16A2TG-75 LAS TIC: MICRÓN síncrono TSOP4 megohmio bancos de X 4 x 4 de IC de la copita de G TR

Contacta
Grupo de ChongMing (HK) Co. internacional, Ltd
Ciudad:shenzhen
País/Región:china
Persona de contacto:MsDoris Guo
Contacta

MT48LC4M16A2TG-75 LAS TIC: MICRÓN síncrono TSOP4 megohmio bancos de X 4 x 4 de IC de la copita de G TR

Preguntar último precio
Number modelo :MT48LC4M16A2TG
Lugar del origen :original
Cantidad de orden mínima :10pcs
Condiciones de pago :T/T, Western Union, Paypal
Capacidad de la fuente :10,000pcs
Plazo de expedición :en existencia 2-3days
Detalles de empaquetado :Bandeja
Descripción :La memoria IC 64Mbit de SDRAM es paralelo a 133 megaciclos 5,4 ns 54-TSOP II
PN :MT48LC4M16A2TG
Marca :Micrón
Paquete :TSOP
Bancos :4 megohmios x 16 (4 x 4 bancos)
Tipo :Copita síncrona IC
Material :Original
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

MT48LC4M16A2TG MICRON de la cámara sincrónicaEnvasado original en bandeja TSOP

MT48LC16M4A2 4 Meg x 4 x 4 bancos

Descripción general
La SDRAM Micron® de 64 Mb es una CMOS de alta velocidad,
con una capacidad de transmisión de unidad de transmisión de unidad de transmisión de unidad de transmisión108,864 bits. ¿Qué es eso?
Está configurado internamente como una DRAM quadbank con una interfaz síncrona
(todas las señales se registran en el borde positivo de la señal del reloj, CLK).
Cada uno de los x4 ¢s 16,777Los bancos de 216 bits están organizados en 4.096 filas por 1.024 columnas por 4 bits.
Cada uno de los x8 ′s 16,777Los bancos de 216 bits están organizados en 4.096 filas por 512 columnas por 8 bits.
Cada uno de los x16 ¢s 16,777Los bancos de 216 bits están organizados en 4.096 filas por 256 columnas por 16 bits.

Características
• Compatible con las normas PC66, PC100 y PC133
• Completamente sincronizado; todas las señales registradas en el borde positivo del reloj del sistema
• Función de tubería interna; la dirección de la columna se puede cambiar cada ciclo de reloj
• Bancos internos para el acceso/precarga de filas ocultas
• GRUPO de leCM de ráfaga programable: 1, 2, 4, 8 o página completa
• Precarga automática, incluye CONCURRENT AUTO PRECHARGE y modos de actualización automática
• Modos de auto-refresco: estándar y bajo consumo
• 64 ms, 4.096 ciclos de actualización
• Entradas y salidas compatibles con LVTTL
• Fuente de alimentación única +3,3V ±0,3V
Marcado de las opciones
• Configuraciones
16 Meg x 4 (4 Meg x 4 x 4 bancos): 16M4
8 Meg x 8 (2 Meg x 8 x 4 bancos): 8M8
4 Meg x 16 (1 Meg x 16 x 4 bancos): 4M16
• Recuperación de WRITE (t WR)
T WR = 2 CLK1 : A2
• Embalaje de plástico OCPL2
TEP II de 54 pines (400 mil): TG
• Tiempo (tiempo del ciclo)
10ns @ CL = 2 (PC100) -8E 3, 4,5
7.5ns @ CL = 3 (PC133) -75
7.5ns @ CL = 2 (PC133) -7E
6ns @ CL = 3 (PC133, sólo x16) -6
• Refrescarse
No se incluye
Baja potencia: L
• Rango de temperatura de funcionamiento
Comercial (0°C a +70°C) :Ninguno
Industriales (de -40 °C a +85 °C): IT 3
Ejemplo de número de pieza:MT48LC8M8A2TG-75
No obstante lo dispuesto en el apartado 1 del presente artículo,
1Se refiere a la nota técnica de Micron: TN-48-05.
2Fuera del centro de la línea de separación.
3Consulte a Micron para obtener información.
4No se recomienda para nuevos diseños.
5Se muestra para compatibilidad con PC100.
Carro de la investigación 0