Grupo de ChongMing (HK) Co. internacional, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Miembro activo
3 Años
Casa / Productos / MCU Microcontroller Unit /

Chip de circuito integrado C8051F020-GQR 25 MIPS, Flash de 64 kB, ADC de 12 bits, MCU de señal mixta de 100 pines

Contacta
Grupo de ChongMing (HK) Co. internacional, Ltd
Ciudad:shenzhen
País/Región:china
Persona de contacto:MsDoris Guo
Contacta

Chip de circuito integrado C8051F020-GQR 25 MIPS, Flash de 64 kB, ADC de 12 bits, MCU de señal mixta de 100 pines

Preguntar último precio
Number modelo :C8051F020-GQR
Lugar del origen :Fábrica original
Cantidad de orden mínima :10pcs
Condiciones de pago :T/T, Western Union, Paypal
Capacidad de la fuente :4800pcs
Plazo de expedición :1 día
Detalles de empaquetado :Éntreme en contacto con por favor para los detalles
Descripción :Microcontrolador IC 25MHz de 8 bits 64KB (64K x 8) 100-TQFP DE DESTELLO (14x14) de 8051 C8051F02x
Voltaje de fuente :2,7 a 3,6 V
Actual de funcionamiento :10 mA en 25 megaciclos
temperatura de 100-Pin TQFP :– °C 40 a +85
Fuente actual :µA 1,3
Resolución :12 pedazos
Oscilador programable interno :2-16 megaciclo
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

C8051F020

25 MIPS, 64 kB Flash, ADC de 12 bits, MCU de señal mixta de 100 pines

Periféricos Analógicos

ADC de 12 bits

- ±1 LSB INL;no faltan códigos

- Rendimiento programable hasta 100 ksps

- 8 entradas externas;programable como unipolar o diferencial

- Ganancia del amplificador programable: 16, 8, 4, 2, 1, 0,5

- Generador de interrupción en ventana dependiente de datos

- Sensor de temperatura incorporado (±3 °C)

ADC de 8 bits

- ±1 LSB INL;no faltan códigos

- Rendimiento programable hasta 500 ksps

- 8 entradas externas

- Ganancia del amplificador programable: 4, 2, 1, 0.5 Dos

DAC de 12 bits

- Puede sincronizar salidas con temporizadores para generar formas de onda sin fluctuaciones

Dos comparadores

Referencia de voltaje interno

VDDMonitor/detector de apagón

Análisis de límites y depuración JTAG en chip

- El circuito de depuración en el chip facilita la depuración en el sistema no intrusiva y a toda velocidad (no se requiere emulador)

- Proporciona puntos de interrupción, paso único, puntos de observación, monitor de pila

- Inspeccionar/modificar memoria y registros

- Rendimiento superior a los sistemas de emulación que utilizan chips ICE, módulos de destino y zócalos

- Exploración de límites compatible con IEEE1149.1

Núcleo de 8051 µC de alta velocidad

- Arquitectura de instrucciones canalizadas;ejecuta el 70% de las instrucciones en 1 o 2 relojes del sistema

- Rendimiento de hasta 25 MIPS con reloj de sistema de 25 MHz

- 22 fuentes de interrupción vectorizadas

Memoria

- RAM de datos de 4352 bytes

- Flash de 64 kB;programable en el sistema en sectores de 512 bytes (512 bytes están reservados)

- Interfaz de memoria de datos paralela externa

Periféricos digitales

- E/S de 64 puertos;todos son tolerantes a 5 V

- Hardware SMBus™ (compatible con I2C™), SPI™ y dos puertos seriales UART disponibles simultáneamente

- Matriz programable de contador/temporizador de 16 bits con 5 módulos de captura/comparación

- 5 contadores/temporizadores de 16 bits de propósito general

- Temporizador de vigilancia dedicado;reinicio bidireccional

- Modo de reloj en tiempo real usando Timer 3 o PCA

Fuentes de reloj

- Oscilador programable interno: 2–16 MHz

- Oscilador externo: Crystal, RC, C o Clock

- Puede cambiar entre fuentes de reloj sobre la marcha

Tensión de alimentación: 2,7 a 3,6 V

- Corriente de funcionamiento típica: 10 mA a 25 MHz

- Múltiples modos de ahorro de energía y apagado

TQFP de 100 pines

Rango de temperatura: –40 a +85 °C

Información del paquete

Carro de la investigación 0