
Add to Cart
Oferta común (venta caliente)
Número de parte. | Cantidad | Marca | D/C | Paquete |
OP484F | 2000 | ANUNCIO | 15+ | SOP-14 |
P6KE13CA | 2000 | VISHAY | 16+ | DO-15 |
SJA1000T | 2000 | 16+ | SOP28 | |
SN74AHC245PWR | 2000 | TI | 14+ | TSSOP |
SN74HC14N | 2000 | TI | 14+ | INMERSIÓN |
SN74HC273PWR | 2000 | TI | 14+ | TSSOP |
SS32 A | 2000 | VISHAY | 16+ | DO-214AC |
STF11NM60N | 2000 | ST | 16+ | TO-220F |
SY100EP11UKG | 2000 | MICREL | 13+ | MSOP-8 |
TAS5342ADDVR | 2000 | TI | 15+ | HTSSOP-44 |
TDA7050T | 2000 | 16+ | SOP8 | |
TJA1040T | 2000 | 16+ | SOP-8 | |
TPS54332DDAR | 2000 | TI | 14+ | SOP8 |
HEF4051 | 2005 | 14+ | SOP-16 | |
ZTX951 | 2005 | ZETEX | 14+ | TO-92 |
UC3879N | 2008 | TI | 16+ | INMERSIÓN |
LM2576HVT-ADJ | 2010 | NS | 16+ | TO220 |
SN74HC02N | 2010 | TI | 13+ | INMERSIÓN |
AT93C46DN-SH-T | 2027 | ATMEL | 15+ | SOP8 |
40CPQ100PBF | 2055 | VISHAY | 16+ | TO-247 |
LPC1752FBD80 | 2080 | 16+ | LQFP80 | |
PIC16F1934-I/PT | 2080 | MICROCHIP | 14+ | QFP |
1N5362B | 2100 | EN | 14+ | INMERSIÓN |
6N137SD | 2100 | FSC | 14+ | SOP8 |
CD4047BM96 | 2100 | TI | 16+ | COMPENSACIÓN |
FSDL0165RN | 2100 | FSC | 16+ | DIP-8 |
ISD17240PY | 2100 | DSI | 13+ | DIP28 |
MC34063 | 2100 | EN | 15+ | SOP8 |
MDP13N50TH | 2100 | MAGNACHIP | 16+ | TO-220 |
PIC16F72-I/SP | 2100 | MICROCHIP | 16+ | DIP-28 |
Descripción de producto
AT91SAM7X512 AT91SAM7X256 AT91SAM7X128
Características
• Incorpora el procesador de ARM7TDMI® ARM® Thumb®
– Arquitectura de 32 bits de alto rendimiento del RISC
– Sistema de instrucción de 16 bits de alta densidad
• Líder en MIPS/Watt
– La emulación del En-circuito de EmbeddedICE™, elimina errores de la ayuda del canal de comunicaciones
• Flash de alta velocidad interno
– 512 kilobytes (AT91SAM7X512) organizaron en dos bancos de 1024 páginas de 256 bytes (el avión dual)
– 256 kilobytes (AT91SAM7X256) organizaron en 1024 las páginas de 256 bytes (el solo avión)
– 128 kilobytes (AT91SAM7X128) organizaron en 512 páginas de 256 bytes (el solo avión)
• Solo acceso del ciclo en hasta 30 megaciclos en condiciones del peor caso
• Ejecución óptima de la instrucción del pulgar del almacenador intermediario del Prefetch a la velocidad máxima
• Tiempo programado de la página: ms 6, incluyendo Auto-borrado de la página, tiempo completo del borrado: ms 15
• 10.000 escriba los ciclos, capacidad de diez años de la retención de los datos, capacidades de la cerradura del sector, pedazo de destello de la seguridad
• Interfaz de programación de destello rápido para la producción en grandes cantidades
• SRAM de alta velocidad interno, acceso del Solo-ciclo a la velocidad máxima
– 128 kilobytes (AT91SAM7X512)
– 64 kilobytes (AT91SAM7X256)
– 32 kilobytes (AT91SAM7X128)
• Regulador de la memoria (bujía métrica)
– Regulador de destello integrado, situación de la interrupción y detección del desalineamiento
• Regulador del reset (RSTC)
– Basado encendido Poder-en las células del reset y detector calibrado en la fábrica de baja potencia del apagón
– Proporciona formar de señal de reset y la situación externos de la fuente del reset
• Generador de reloj (CKGR)
– Oscilador de baja potencia de RC, oscilador del En-microprocesador de 3 a 20 megaciclos y un PLL
• Regulador de la gestión del poder (PMC)
– Capacidades de la optimización del poder, incluyendo modo de reloj lento (abajo a 500 herzios) y modo ocioso
– Cuatro señales de reloj externas programables
• Regulador de interrupción avanzado (AIC)
– Individualmente Maskable, prioridad del Ocho-nivel, fuentes de la interrupción Vectored
– Dos fuentes de la interrupción externa y una fuente rápida de la interrupción, interrupción falsa protegieron
• Elimine errores de la unidad (DBGU)
– UART de dos hilos y ayuda para la interrupción del canal de comunicaciones Debug,
Prevención programable del acceso del HIELO
• Contador de intervalos periódico (HOYO)
– contador programable de 20 pedazos más contador mordido 12 del intervalo
• Perro guardián de Windowed (WDT)
– el pedazo 12 llave-protegió el contador programable
– Proporciona señales del reset o de la interrupción al sistema
– Al revés puede ser parado mientras que es el procesador adentro elimina errores del estado o en modo ocioso
• Contador de tiempo en tiempo real (RTT)
– contador de Libre-funcionamiento de 32 bits con la alarma
– Se fuga el oscilador interno de RC
• Dos controladores de entradas-salidas paralelos (PIO)
– Sesenta y dos líneas programables de la entrada-salida multiplexadas con hasta dos I/Os periféricos
– Capacidad entrada de la interrupción del cambio en cada línea de la entrada-salida
– El Abierto-dren individualmente programable, levanta el resistor y la salida síncrona
• Trece canales del controlador dma el periférico (PDC)
• Un puerto del dispositivo de la velocidad completa del USB 2,0 (12 Mbits por segundos)
– transmisor-receptor del En-microprocesador, 1352 byte FIFOs integrado configurable
• Una base-T de Ethernet MAC 10/100
– Medios interfaz independiente (MII) o medios interfaz independiente reducido (RMII)
– 28 byte integrado FIFOs y canales de acceso directo de memoria dedicados para Transmit y Receive
• Una porción 2.0A y la parte 2.0B obediente PUEDEN regulador
– Ocho buzones Lleno-programables del objeto del mensaje, contador de 16 bits del grupo fecha/hora
• Un regulador serial síncrono (SSC)
– Reloj independiente y señales de sincronización del marco para cada receptor y transmisor
– Yo ayuda del interfaz análogo del ² S, ayuda múltiplex de la división de tiempo
– Capacidades continuas de alta velocidad de la secuencia de datos con transferencia de datos de 32 bits
• Dos receptores-transmisores síncronos/asincrónicos universales (USART)
– Baud Rate Generator individual, modulación de IrDA®/desmodulación infrarrojas
– Ayuda para ISO7816 T0/T1 Smart Card, apretón de manos del hardware, ayuda RS485
– Línea de módem completa ayuda en USART1
• Dos Serial Peripheral Interfaces maestro/satélite (SPI)
– 8 - a la longitud de datos programable de 16 bits, cuatro Chip Selects periférico externo
• Un contador de tiempo del Tres-canal/contador de 16 bits (TC)
– Tres entradas de reloj externas, dos pernos multiusos de la entrada-salida por el canal
– Generación doble de PWM, captura/modo de la forma de onda, capacidad arriba/abaja
• Un regulador de 16 bits de la modulación de la anchura del poder del Cuatro-canal (PWMC)
• Un interfaz de dos hilos (TWI)
– La ayuda principal del modo solamente, todo el Atmel de dos hilos EEPROMs y los dispositivos compatibles de I2 C apoyaron
• Un 8 convertidor de analógico a digital del pedazo del canal 10, cuatro canales multiplexó con Digitaces I/Os
• Ayuda de la bota de SAM-BA™
– Programa de la bota del defecto
– Interfaz con la interfaz de usuario gráfica de la SAMBA
• Exploración del límite de IEEE® 1149,1 JTAG en todos los pernos de Digitaces
• 5V-tolerant I/Os, incluyendo cuatro líneas de gran intensidad de la entrada-salida de la impulsión, hasta 16 mA por cada uno
• Fuentes de alimentación
– Regulador integrado 1.8V, elaborando a 100 mA para la base y los componentes externos
– la entrada-salida de 3.3V VDDIO alinea la fuente de alimentación, fuente de alimentación de destello de la independiente 3.3V VDDFLASH
– fuente de alimentación de la base de 1.8V VDDCORE con el detector del apagón
• Operación completamente estática: Hasta 55 megaciclos en las condiciones del peor caso 1.65V y 85°C
• Disponible en 100 verde de la ventaja LQFP y 100 paquetes del verde de la bola TFBGA
Bloque diagrama AT91SAM7X512/256/128