
Add to Cart
Características
• Tiempo rápido del acceso de lectura
– 150 ns
• La página automática escribe la operación
– Cierres de la dirección interna y de datos para 64 bytes
– Contador de tiempo del control interno
• Rápidamente escriba las duraciones de ciclo
– La página escribe la duración de ciclo: 3 ms o 10 ms máximo
– la página de 1 a 64 bytes escribe la operación
• Disipación de energía baja
– corriente activa de 50 mA
– corriente espera de 200 µA Cmos
• Protección de datos del soporte físico y del software
• La interrogación de los DATOS para el final de escribe la detección
• Alta tecnología de la confiabilidad Cmos
– Resistencia: 104 o 105 ciclos
– Retención de los datos: 10 años
• Sola 5V fuente del ± el 10%
• Cmos y entradas y salidas compatibles de TTL
• JEDEC aprobó Pinout Byte-ancho
• Gamas de temperaturas militares e industriales completas
• Opción de empaquetado del verde (Pb/Halide-free)
Pin Configurations
Pin Name | Función |
A0 - A14 | Direcciones |
CE | Chip Enable |
OE | La salida permite |
NOSOTROS | Escriba permiten |
I/O0 - I/O7 | Entradas de datos/salidas |
NC | Ningún conecte |
DC | No conecte |
Descripción
El AT28C256 es eléctricamente una memoria borrable y microprogramable de alto rendimiento. Su 256K de la memoria es organizado como 32.768 palabras por 8 pedazos. Fabricado con la tecnología permanente avanzada del Cmos de Atmel, el dispositivo ofrece tiempos de acceso a 150 ns con la disipación de poder de apenas 440 mW. Cuando se no reelige como candidato el dispositivo, la corriente espera del Cmos es menos del µA 200.
El AT28C256 está alcanzado como RAM estático para la lectura o escribe el ciclo sin la necesidad de componentes externos. El dispositivo contiene un registro de la página de 64 bytes para permitir la escritura de hasta 64 bytes simultáneamente. Durante escribir el ciclo, las direcciones y 1 a 64 bytes de datos internamente están trabados, liberando el ómnibus de la dirección y de datos para otras operaciones. Después de la iniciación del escribir el ciclo, el dispositivo escribirá automáticamente los datos trabados usando un contador de tiempo del control interno. El final del escribir el ciclo se puede detectar por la interrogación de los DATOS de I/O7. Una vez que el final del escribe el ciclo se ha detectado un nuevo acceso para una lectura o escribe puede comenzar.
El AT28C256 de Atmel tiene características adicionales para asegurar de alta calidad y manufacturability. El dispositivo utiliza la corrección de error interno para la resistencia extendida y las características mejoradas de la retención de los datos. Un mecanismo opcional de la protección de datos del software está disponible guardar contra inadvertido escribe. El dispositivo también incluye 64 bytes adicionales de EEPROM para la identificación o el seguimiento de dispositivo