Grupo de ChongMing (HK) Co. internacional, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Miembro activo
3 Años
Casa / Productos / Flash Memory IC Chip /

8:1 50MHz de los ICs del interruptor del multiplexor de IC del interruptor de Ethernet ADG5408BRUZ-REEL7 alto cierre-para arriba del VINTAGE de 14,5 ohmios

Contacta
Grupo de ChongMing (HK) Co. internacional, Ltd
Ciudad:shenzhen
País/Región:china
Persona de contacto:MsDoris Guo
Contacta

8:1 50MHz de los ICs del interruptor del multiplexor de IC del interruptor de Ethernet ADG5408BRUZ-REEL7 alto cierre-para arriba del VINTAGE de 14,5 ohmios

Preguntar último precio
Number modelo :ADG5408BRUZ-REEL7
Cantidad de orden mínima :Éntrenos en contacto con
Condiciones de pago :Paypal, Western Union, TT
Capacidad de la fuente :50000 pedazos por día
Plazo de expedición :Las mercancías serán enviadas en el plazo de 3 días recibieron una vez el fondo
Detalles de empaquetado :TSSOP
Descripción :1 8:1 14Ohm 16-TSSOP del interruptor de IC del circuito
Voltaje de fuente de funcionamiento :9 V a 40 V
Del tiempo - máximo :189 ns
A tiempo - máximo :218 ns
En la resistencia - máxima :30 ohmios
Empaquetado :Corte la cinta
Montaje de estilo :SMD/SMT
more
Contacta

Add to Cart

Buscar vídeos similares
Ver descripción del producto

8:1 50MHz de los ICs del interruptor del multiplexor de IC del interruptor de Ethernet ADG5408BRUZ-REEL7 alto cierre-para arriba del VINTAGE de 14,5 ohmios

CARACTERÍSTICAS

  • Prueba del cierre-para arriba
  • grado del ESD del modelo del cuerpo humano de 8 kilovoltios (HBM)
  • Bajo en la resistencia (13,5 Ω)
  • Operación de la dual-fuente de ±9 V a de ±22 V
  • Operación de la solo-fuente de 9 V a de 40 V
  • 48 grados máximos de la fuente de V
  • Especificado completamente en ±15 V, ±20 V, +12 V, y +36 V VSS a la gama de la señal analógica de VDD

USOS

  • Instrumentación de adquisición de datos del equipo de prueba automática del reemplazo de la retransmisión
  • Aviónica
  • Sistemas de comunicación que cambian audios y video

DESCRIPCIÓN GENERAL

Los ADG5408/ADG5409 son plexers multi análogos monolíticos del Cmos que comprenden ocho monocanales y cuatro canales del diferencial, respectivamente. El ADG5408 cambia una de ocho entradas a una salida común, según lo determinado por las 3 líneas binarias de la dirección del pedazo, A0, A1, y A2. El ADG5409 cambia una de cuatro entradas diferenciadas a una salida diferenciada común, según lo determinado por las 2 líneas binarias de la dirección del pedazo, A0 y A1.

Una entrada del EN en ambos dispositivos permite o inhabilita el dispositivo. Cuando el EN es discapacitado, todos los canales apagan. El perfil de la en-resistencia es muy plano sobre la gama completa de la entrada análoga, que asegura buenas linearidades y la distorsión baja al cambiar señales de audio. La alta velocidad que cambia también hace las piezas convenientes para la transferencia de la señal video.

Cada interruptor conduce igualmente bien en ambas direcciones cuando encendido, y cada interruptor tiene una gama de la señal de entrada que amplíe a las fuentes de alimentación. En de la condición, los niveles de señal hasta las fuentes se bloquean.

Los ADG5408/ADG5409 no hacen tienen pernos de VL; bastante, la fuente de alimentación de la lógica es generada internamente por un generador del voltaje del en-microprocesador.

PUNTOS CULMINANTES DEL PRODUCTO

1. Guardias del aislamiento del foso contra el cierre-para arriba. Un foso dieléctrico separa los transistores de P y del canal N de tal modo que previenen el cierre-para arriba incluso bajo condiciones severas de la sobretensión.

2. RON bajo.
3. operación de la Dual-fuente. Para los usos donde el análogo

la señal es bipolar, el ADG5408/ADG5409 puede ser actuada

de fuentes duales hasta ±22 V.
4. operación de la Solo-fuente. Para los usos donde el análogo

la señal es unipolar, el ADG5408/ADG5409 puede ser actuada

de una sola fuente de alimentación del carril hasta 40 V.
5. 3 entradas digitales compatibles de la lógica de V: VINH = 2,0 V, VINL = 0,8 V. 6. Ninguna fuente de alimentación de la lógica de VL requirió.

Carro de la investigación 0