
Add to Cart
Puente de IC MIPI DSI del interfaz de IC LVDS del interfaz de SN65DSI83ZQER UART a FlatLink LVDS
Características 1
Receptor del monocanal DSI configurable para 1, 2, 3, o 4 carriles de los datos de D-PHY por el canal que actúa hasta 1 Gbps/carril
Apoya 18 24 del bpp DSI video paquetes del bpp y con los formatos RGB666 y RGB888
Max Resolution hasta 60 fps WUXGA
× 1920 1200 en 18 24 del bpp colores del bpp y con esconder reducido. Conveniente para 60 el × 1366 del × de los fps 768/1280 800 en 18 bpp y 24 bpp
FlatLinkTM hizo salir para el Solo-vínculo LVDS
Apoya el monocanal DSI al modo de funcionamiento del Solo-vínculo LVDS
LVDS hizo salir el radio de acción del reloj de 25 megaciclos a 154 megaciclos
El reloj del pixel de LVDS puede ser originario del reloj continuo corriente libre o del reloj de referencia externa (REFCLK) de D-PHY
1.8-V fuente de alimentación de la tubería VCC
Las características de la energía baja incluyen modo del cierre, el oscilación reducido del voltaje de salida de LVDS, el modo común, y ayuda ultrabaja del estado del poder de MIPI (ULPS)
INTERCAMBIO del canal de LVDS, LVDS PIN Order Reverse Feature para la facilidad de la encaminamiento del PWB
ESD que valora ±2 kilovoltio (HBM)
Empaquetado en el perno 64 5 el JOVEN del milímetro BGA MICROSTAR del × 5 del milímetro (ZQE)
Gama de temperaturas: – 40°C a 85°C
2 usos
Tablet PC, PC del cuaderno, netbooks
Dispositivos de Internet móviles
Descripción 3
El SN65DSI83 DSI al dispositivo del puente de FlatLink ofrece una configuración anticipada del receptor monocanal de MIPI D-PHY con cuatro carriles por el canal que actúa en Gbps 1 por carril; un ancho de banda máximo de la entrada de 4 Gbps. El puente descifra el bpp RGB666 de MIPI DSI 18 y 24 paquetes y los convertidos del bpp RGB888 la corriente formatada de los datos de video a una salida FlatLink-compatible de LVDS que actúa en los relojes del pixel que actúan a partir de 25 megaciclos a 154 megaciclos, ofreciendo un Solo-vínculo LVDS con cuatro carriles de los datos por vínculo.
El dispositivo SN65DSI83 puede apoyar hasta el × 1920 de WUXGA 1200 en 60 secuencias por segundo, en 24 bpp con esconder reducido. El dispositivo SN65DSI83 es también conveniente para los usos usando 60 el × 1366 del × de los fps 768/1280 800 en 18 bpp y 24 bpp. La línea parcial el proteger se ejecuta para acomodar la unión mal hecha de la secuencia de datos entre los interfaces de DSI y de LVDS.
Diseñado con tecnología industria-obediente del interfaz, el dispositivo SN65DSI83 es compatible con una amplia gama de microprocesadores, y se diseña con una gama de características de la gestión del poder incluyendo salidas del bajo-oscilación LVDS, y el MIPI definió la ayuda ultrabaja del estado del poder (ULPS).
El dispositivo SN65DSI83 se ejecuta en un pequeño esquema 5 JOVEN del milímetro BGA MICROSTAR del × 5 del milímetro en el paquete de la echada de 0,5 milímetros, y actúa a través de una gama de temperaturas desde – 40oC a 85oC.
Información del dispositivo
NÚMERO DE PARTE |
PAQUETE |
TAMAÑO DE CUERPO |
SN65DSI83 |
JOVEN DE BGA MICROSTAR (64) |
5,00 milímetros de × 5,00 milímetros |