
Add to Cart
Tri corazón de 32 bits de IC del microcontrolador de SAK-TC277TP-64F200N TriCore™ AURIX™ 200MHz 4MB (los 4M x 8) PG-LFBGA-292-6 DE DESTELLO
Ficha técnica: SAK-TC277TP-64F200N
Categoría | Microcontroladores |
Mfr | Infineon Technologies |
Serie | AURIX |
Situación del producto | Activo |
Digi-Key programable | No verificado |
Procesador de la base | TriCore |
Tamaño de base | Tri corazón de 32 bits |
Velocidad | 200MHz |
Conectividad | El ASC, CANbus, Ethernet, FlexRay, HSSL, ² C, LINbus, MSC, PSI5, QSPI de I, ENVIÓ |
Periférico | ACCESO DIRECTO DE MEMORIA, POR, WDT |
Número de entrada-salida | 169 |
Tamaño de la memoria del programa | 4MB (los 4M x 8) |
Tipo de la memoria del programa | FLASH |
Tamaño de EEPROM | 64K x 8 |
RAM Size | 472K x 8 |
Voltaje - fuente (Vcc/Vdd) | 1.17V ~ 5.5V |
Convertidores de datos | A/D 60x12b SAR, Sigma-delta |
Tipo del oscilador | Externo |
Temperatura de funcionamiento | - 40°C ~ 125°C (TA) |
Montaje del tipo | Soporte superficial |
Paquete/caso | 292-LFBGA |
Paquete del dispositivo del proveedor | PG-LFBGA-292-6 |
Número bajo del producto | TC277TP64 |
Resumen de características
La familia de producto de TC27x tiene las características siguientes:
• Microcontrolador del alto rendimiento con tres corazones de la CPU
• Dos CPU estupendo-escalares de 32 bits de TriCore (TC1.6P), cada uno que tiene las características siguientes:
– Funcionamiento en tiempo real superior
– Dirección mordida fuerte
– Capacidades completamente integradas de DSP
– Multiplicar-acumule la unidad capaz de sostener 2 operaciones del MAC por ciclo
– Unidad completamente canalizada de la coma flotante (FPU)
– operación de hasta 200 megaciclos en la gama de temperaturas completa
– hasta 120 datos RAM de cuadernillo de apuntes (DSPR) del kilobyte
– instrucción RAM de cuadernillo de apuntes (PSPR) de hasta 32 kilobytes
– Escondrijo de la instrucción de 16 kilobytes (ICACHE)
– Escondrijo de 8 datos del kilobyte (DCACHE)
• CPU escalar eficiente de TriCore del poder (TC1.6E), teniendo las características siguientes:
– Compatibilidad del código binario con TC1.6P
– operación de hasta 200 megaciclos en la gama de temperaturas completa
– hasta 112 datos RAM de cuadernillo de apuntes (DSPR) del kilobyte
– hasta 24 instrucciones RAM de cuadernillo de apuntes (PSPR) del kilobyte
– Escondrijo de la instrucción de 8 kilobytes (ICACHE)
– almacenador intermediario de lectura de datos 0.125Kbyte (DRB)
• Corazones de la sombra de Lockstepped para un TC1.6P y para TC1.6E
• Memorias múltiples del en-microprocesador
– Toda la MNV y SRAM integrados son ECC protegido
– memoria Flash del programa de hasta 4 MBYTEs (PFLASH)
– memoria Flash de hasta 384 datos del kilobyte (DFLASH) usable para la emulación de EEPROM
– Memoria de 32 kilobytes (LMU)
– Rom de arranque (BROM)
• controlador dma 64-Channel con transferencia de datos segura
• Sistema de interrupción sofisticado (el ECC protegió)
• Estructura del autobús del en-microprocesador del alto rendimiento
– interconexión 64-bit de la barra cruzada (SRI) que da rápidamente el acceso paralelo entre los amos del autobús, las CPU y las memorias
– autobús periférico del sistema de 32 bits (SPB) para las unidades periféricas y funcionales del en-microprocesador
– Un puente del autobús (puente de SFI)
• Módulo opcional de la seguridad del hardware (HSM) en algunas variantes
• Unidad de gestión de la seguridad (SMU) que maneja alarmas del monitor de la seguridad
• Centro de experimentos de la memoria con ECC, la inicialización y las funciones de MBIST (MTU) de la memoria
• Monitor de la entrada-salida del hardware (IOM) para comprobar de la entrada-salida digital
• Unidades periféricas del En-microprocesador versátil
– Cuatro asincrónicos/canales seriales síncronos (ASCLIN) con la ayuda de LIN del hardware (V1.3, V2.0, V2.1 y J2602) hasta 50 MBaud
– Cuatro canales de interfaz hechos cola de SPI (QSPI) con el amo y capacidad auxiliar hasta 50 mbit/s
– Vínculo serial de alta velocidad (HSSL) para la comunicación serial del inter-procesador hasta 320 mbit/s
– Dos segundos interfaces de autobús del micrófono serial (MSC) para la extensión del puerto serie a los dispositivos de alimentación externa
– Un módulo de MultiCAN+ con 4 nodos de la PODER y 256 objetos asignables libres del mensaje para la eficacia alta de manipulación de datos vía proteger del primero en entrar, primero en salir y transferencia de datos de la entrada
– 10 solos canales de la transmisión del mordisco del borde (ENVIADA) para la conexión a los sensores
– Un módulo de FlexRayTM con 2 canales (E-Ray) V2.1 favorable
– Un módulo genérico del contador de tiempo (GTM) que proporciona un sistema potente de filtración numérica de la señal y de función del contador de tiempo para realizar la gestión autónoma y compleja de la entrada-salida
– Una captura/compara el módulo 6 (dos corazones CCU60 y CCU61)
– Una unidad del contador de tiempo de los fines generales 12 (GPT120)
– Interfaz del sensor periférica de tres canales conforme a V1.3 (PSI5)
– Interfaz del sensor periférica con PHY serial (PSI5-S)
– Interfaz de autobús Inter-integrado opcional del circuito (I2C) conforme a V2.1
– IEEE802.3 Ethernet opcional MAC con RMII y MII interfaces (ETH)
• Aproximación sucesiva versátil ADC (VADC)
– Racimo de 8 corazones independientes del ADC
– Gama de voltaje entrado a partir de 0 V a 5.5V (fuente del ADC)
• Delta-sigma ADC (DSADC) – seis canales
• Puertos programables de la entrada-salida de Digitaces
• el En-microprocesador elimina errores de la ayuda para el nivel 1 de OCDS (las CPU, el acceso directo de memoria, en Chip Buses)
• depuración multifilar, trazo en tiempo real, y calibración
• cuatro/interfaz de cinco cables de JTAG (IEEE 1149,1) o de DAP (puerto de acceso del dispositivo)
• Reguladores del sistema de gestión y del en-microprocesador del poder
• Unidad de la generación de reloj con el sistema PLL y Flexray PLL
• Regulador de voltaje integrado
Imagen de los datos: