
Add to Cart
Arsenal de puerta programable de la lógica de EP3C55F484C8N EP3C55U484I7N del campo programable del ICS FPGA - ciclón III 3491 IOS de los laboratorios 327
Arquitectura de la familia del dispositivo del ciclón III
La familia del dispositivo del ciclón III incluye una característica cliente-definida fijada que se optimice para los usos portátiles y ofrece una amplia gama de densidad, de memoria, de multiplicador integrado, y de opciones de la entrada-salida. La familia del dispositivo del ciclón III apoya los interfaces externos numerosos de la memoria y los protocolos de la entrada-salida que son comunes en usos en grandes cantidades. Las características del programa de Quartus II y los corazones parameterizable del IP hacerla más fácil para que usted utilice los interfaces y los protocolos de la familia del dispositivo del ciclón III.
Las secciones siguientes proporcionan una descripción de las características de la familia del dispositivo del ciclón III.
Bloques de los elementos de lógica y del arsenal de lógica
El bloque del arsenal de lógica (LABORATORIO) consiste en 16 elementos de lógica y un bloque de gestión Laboratorio-ancho. Un LE es la unidad más pequeña de lógica en la arquitectura de la familia del dispositivo del ciclón III. Cada LE tiene cuatro entradas, una tabla de operaciones de búsqueda de la cuatro-entrada (LUT), un registro, y lógica de la salida. La cuatro-entrada LUT es un generador de función que puede ejecutar cualquier función con cuatro variables.
Bloques de memoria
Cada bloque de memoria de M9K de la familia del dispositivo del ciclón III proporciona nueve Kbits de la memoria del en-microprocesador capaz del funcionamiento en hasta 315 megaciclos para los dispositivos del ciclón III y hasta 274 megaciclos para los dispositivos del ciclón III LS. La estructura de memoria integrada consiste en columnas de los bloques de memoria de M9K que usted puede configurar como RAM, los primeros-hacia fuera almacenadores intermediarios primero en entrar, primero en salir (primero en entrar, primero en salir), o ROM. Los bloques de memoria de la familia del dispositivo del ciclón III se optimizan para los usos tales como alto en el proceso del paquete, el programa integrado del procesador, y el almacenamiento de datos integrado.
El software de Quartus II permite que usted se aproveche de los bloques de memoria de M9K ejemplificando memoria usando un mago dedicado del megafunction o deduciendo memoria directamente del código fuente de VHDL o de Verilog.
Solo-puerto de la ayuda de los bloques de memoria de M9K, dual-puerto simple, y modos de operación verdaderos del dual-puerto. el modo del Solo-puerto y el modo simple del dual-puerto se apoyan para todas las anchuras portuarias con una configuración de ×1, de ×2, de ×4, de ×8, de ×9, de ×16, de ×18, de ×32, y de ×36. El dual-puerto verdadero se apoya en las anchuras portuarias con una configuración de ×1, de ×2, de ×4, de ×8, de ×9, de ×16, y de ×18.